ZHCABY5D December 2022 – September 2025 MSPM0C1105 , MSPM0C1106 , MSPM0G1105 , MSPM0G1106 , MSPM0G1107 , MSPM0G1505 , MSPM0G1506 , MSPM0G1507 , MSPM0G3105 , MSPM0G3106 , MSPM0G3107 , MSPM0G3505 , MSPM0G3506 , MSPM0G3507 , MSPM0L1105 , MSPM0L1106 , MSPM0L1227 , MSPM0L1227-Q1 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346 , MSPM0L2227 , MSPM0L2227-Q1 , MSPM0L2228 , MSPM0L2228-Q1
MSPM0 L&G 器件随附安装了基于 ROM 且高度可定制的引导加载程序,该引导加载程序支持 UART 和 I2C。
基于 ROM 的 BSL 包含 BSL 内核和接口。用于在主机和目标之间接收或发送数据包的接口。BSL 内核用于根据协议解释来自接口的数据包数据。其中一些参数可在非主闪存中配置,如 BSL 密码或 UART/I2C 引脚分配。
图 1-3 基于 ROM 的 BSL 结构