ZHCAAM0B March   2018  – August 2021 MSP430FR2000 , MSP430FR2032 , MSP430FR2033 , MSP430FR2100 , MSP430FR2110 , MSP430FR2111 , MSP430FR2310 , MSP430FR2311 , MSP430FR2422 , MSP430FR2433 , MSP430FR2512 , MSP430FR2522 , MSP430FR2532 , MSP430FR2533 , MSP430FR2632 , MSP430FR2633 , MSP430FR4131 , MSP430FR4132 , MSP430FR4133

 

  1.   商标
  2. 1引言
  3. 2ADC 低功耗采样软件设计
    1. 2.1 系统时钟源选择
    2. 2.2 ADC 时钟源选择
    3. 2.3 初始化未使用的 GPIO 引脚
  4. 3ADC 纠错和实验测试
    1. 3.1 误差校正
    2. 3.2 准确度测试
  5. 4ADC 时分复用功能实现额外的通道采集
  6. 5总结
  7. 6参考文献
  8. 7修订历史记录

ADC 时钟源选择

MSP430 FRAM MCU 中的 10 位 ADC 时钟源选项包括 MODCLK、ACLK 和 SMCLK。在 LPM3 中,MODCLK 和 SMCLK 默认禁用。ADC 转换启动信号可将其启用,并在 ADC 转换完成后再次自动将其禁用。为了突出不同时钟源之间的功耗差异,采样率设为 100Hz。

表 2-2 LPM3 中 XT1CLK 不同时钟源的功耗数据
ADC 时钟源(1)MODCLK (5MHz)ACLK (32kHz)SMCLK (5MHz)
采样频率 (Hz)100100100
功耗 (mA)0.1310.1840.026
实验条件:
  1. 器件在 1MHz 下使用自由运行 MCLK
  2. 测试硬件为 MSP430FR4133 LaunchPad 开发套件
  3. XT1CLK 作为时钟源
  4. ADC 采样保持时间为 8 个 ADCCLK 周期
  5. 未使用的引脚下拉