ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 最小值 | 典型值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|
| f(SYSCLK) | 频率,器件(系统)时钟 | 2 | 200 | MHz | |
| tc(SYSCLK) | 周期,器件(系统)时钟 | 5 | 500 | ns | |
| f(INTCLK) | 频率,系统 PLL 输入 VCO(在 REFDIV 之后)(1) | 10 | 25 | MHz | |
| f(VCOCLK) | 频率,系统 PLL VCO(在 ODIV 之前) | 220 | 600 | MHz | |
| f(PLLRAWCLK) | 频率,系统 PLL 输出(在 SYSCLK 分频器之前) | 6 | 400 | MHz | |
| f(AUXINTCLK) | 频率,辅助 PLL 输入 VCO(在 REFDIV 之后) | 10 | 25 | MHz | |
| f(AUXVCOCLK) | 频率,辅助 PLL VCO(在 ODIV 之前) | 220 | 600 | MHz | |
| f(AUXPLLRAWCLK) | 频率,辅助 PLL 输出(在 AUXCLK 分频器之前) | 6 | 400 | MHz | |
| f(PLL) | 频率,PLLSYSCLK | 2 | 200 | MHz | |
| f(PLL_LIMP) | 频率,PLL 跛行频率(2) | 45/(ODIV+1) | MHz | ||
| f(AUXPLL) | 频率,AUXPLLCLK | 2 | 150 | MHz | |
| f(AUXPLL_LIMP) | 频率,AUXPLL 跛行频率(3) | 45/(ODIV+1) | MHz | ||
| f(LSP) | 频率,LSPCLK | 2 | 200 | MHz | |
| tc(LSPCLK) | 周期,LSPCLK | 5 | 500 | ns | |
| f(OSCCLK) | 频率,OSCCLK(INTOSC1、INTOSC2、XTAL 或 X1) | 参阅各自的时钟 | MHz | ||
| f(AUXOSCCLK) | 频率,辅助 OSCCLK(INTOSC1 或 INTOSC2 或 XTAL 或 X1 或 AUXCLKIN) | 参阅各自的时钟 | MHz | ||
| f(EPWM) | 频率,EPWMCLK | 200 | MHz | ||
| f(HRPWM) | 频率,HRPWMCLK | 60 | 200 | MHz | |