ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| FMOD | PMBUS 模块时钟频率 | 6.25 | 10 | MHz | ||
| fSCL | SCL 时钟频率 | 10 | 100 | kHz | ||
| tBUF | 停止和启动条件之间的总线空闲时间 | 4.7 | µs | |||
| tHD;STA | 启动条件保持时间 - SDA 下降至 SCL 下降延迟 | 4 | µs | |||
| tSU;STA | 重复启动设置时间 - SCL 上升至 SDA 下降延迟 | 4.7 | µs | |||
| tSU;STO | 停止条件设置时间 - SCL 上升至 SDA 上升延迟 | 4 | µs | |||
| tHD;DAT | SCL 下降后的数据保持时间 | 300 | ns | |||
| tSU;DAT | SCL 上升前的数据设置时间 | 250 | ns | |||
| tTimeout | 时钟低超时 | 25 | 35 | ms | ||
| tLOW | SCL 时钟的低电平周期 | 4.7 | µs | |||
| tHIGH | SCL 时钟的高电平周期 | 4 | 50 | µs | ||
| tLOW;SEXT | 累计时钟低电平延长时间(目标器件) | 从启动到停止 | 25 | ms | ||
| tLOW;MEXT | 累计时钟低电平延长时间(控制器器件) | 在每个字节内 | 10 | ms | ||
| tr | SDA 和 SCL 的上升时间 | 1000 | ns | |||
| tf | SDA 和 SCL 的下降时间 | 300 | ns | |||