ZHCSM98D August   2020  – December 2023 DP83TD510E

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  自动协商(速度选择)
      2. 6.3.2  中继器模式
      3. 6.3.3  介质转换器
      4. 6.3.4  时钟输出
      5. 6.3.5  媒体独立接口 (MII)
      6. 6.3.6  简化媒体独立接口 (RMII)
      7. 6.3.7  RMII 低功耗 5MHz 模式
      8. 6.3.8  RGMII 接口
      9. 6.3.9  串行管理接口
      10. 6.3.10 扩展寄存器空间访问
        1. 6.3.10.1 读取(无后增量)操作
        2. 6.3.10.2 读取(有后增量)操作
        3. 6.3.10.3 写入(无后增量)操作
        4. 6.3.10.4 写入(有后增量)操作
      11. 6.3.11 环回模式
        1. 6.3.11.1 MII 环回
        2. 6.3.11.2 PCS 环回
        3. 6.3.11.3 数字环回
        4. 6.3.11.4 模拟环回
        5. 6.3.11.5 远端(反向)环回
      12. 6.3.12 BIST 配置
      13. 6.3.13 电缆诊断
        1. 6.3.13.1 TDR
        2. 6.3.13.2 快速链路断开功能
    4. 6.4 器件功能模式
      1. 6.4.1 Strap 配置
        1. 6.4.1.1 PHY 地址搭接
    5. 6.5 编程
    6. 6.6 MMD 寄存器地址映射
    7. 6.7 DP83TD510E 寄存器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 终端电路
        1. 7.2.1.1 用于本质安全应用的终端电路
        2. 7.2.1.2 用于电源耦合/去耦的元件范围
        3. 7.2.1.3 用于非本质安全应用的终端电路
        4. 7.2.1.4 CMC 规格
      2. 7.2.2 设计要求
        1. 7.2.2.1 时钟要求
          1. 7.2.2.1.1 振荡器
          2. 7.2.2.1.2 晶体
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
        1. 7.4.1.1 信号布线
        2. 7.4.1.2 返回路径
        3. 7.4.1.3 金属浇注
        4. 7.4.1.4 PCB 层堆叠
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

DP83TD510E 是一款符合 IEEE 802.3cg 10BaseT1L 标准的物理层收发器。PHY 使用低噪声耦合信号处理接收器架构来提供更长的电缆距离和超低功耗。该器件支持 IEEE 802.3cg 10Base-T1L 规范定义的 2.4V p2p 和 1V p2p 电压模式。该器件支持多个 MAC 接口(MII、简化媒体独立接口 (RMII)、RGMII 和低功耗简化 MII),可直接连接到介质访问控制器 (MAC)。该器件还支持背靠背 RMII 模式和非托管模式下的 RGMII,从而提供范围扩展和中继器功能。

该器件设计为采用 3.3V 单电源供电,并集成了 LDO 以提供内部模块所需的电压轨。该器件可以选择从外部提供数字电源以实现超低功耗。该器件允许使用 I/O 电压接口提供 3.3V、2.5V 或 1.8V 电压。DP83TD510E 内的自动电源配置允许使用 VDDIO 电源的任意组合,无需额外的配置设置。

DP83TD510E 设计用于本质安全的以太网高级物理层 (APL) 系统。Ethernet-APL 是一种基于 IEEE 802.3.cg 10BASE-T1L 标准的以太网规范,旨在简化具有本质安全要求的过程自动化系统中的以太网实现。

本质安全的 Ethernet-APL 系统(尤其是设计用于可能发生爆炸的危险环境的系统)的一个关键设计考虑因素是能够在系统故障情况下降低以太网 PHY 功率等级和温度。DP83TD510E 支持外部终端电阻,在现场变送器等远距离过程自动化应用中使用时,可降低浪涌电流并保持较低的工作温度。DP83TD510E 支持 IEEE 802.3cg 规范附录 A 中定义的两种外部终端配置。PHY 使用创新型混合接收器进行设计,可自行调整以实现外部终端。对于非本质安全应用,DP83TD510E 提供简化的外部终端配置,只需极少的外部无源器件。

DP83TD510E 诊断工具包括 TDR(时域反射法)、ALCD(活动链路电缆诊断)、SQI(信号质量指标)、多个环回接口和集成 PRBS 数据包发生器,简化了开发过程中的调试和现场故障情况检测。