ZHCSQZ8B May 2022 – November 2025 ADS1285
PRODUCTION DATA
运行需要时钟信号。时钟信号以 fCLK = 8.192MHz(对于高功耗和中等功耗模式)和 4.096MHz(对于低功耗模式)施加到 CLK 引脚。与许多精密数据转换器一样,要达到数据表中的性能,需要低抖动时钟。请避免使用 R-C 时钟振荡器。建议使用基于晶体的时钟源。通过在时钟 PCB 布线中串联电阻器来进行源端匹配,抑制时钟信号振铃。布线时让时钟信号远离其他时钟信号、输入引脚及模拟元件。