ZHCSYS0A
August 2025 – October 2025
ADC34RF72
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性 - 功耗
5.6
电气特性 - 直流规格
5.7
电气特性 - 交流规格
5.8
时序要求
5.9
典型特性
6
参数测量信息
7
详细说明
7.1
概述
7.2
功能方框图
7.3
特性说明
7.3.1
模拟输入
7.3.1.1
输入带宽
7.3.1.2
后台校准
7.3.2
采样时钟输入
7.3.3
SYSREF
7.3.3.1
SYSREF 监测器
7.3.4
ADC 断电模式
7.3.5
数字信号处理器 (DSP) 特性
7.3.5.1
DSP 输入多路复用器
7.3.5.2
小数延迟
7.3.5.3
可实现均衡的可编程 FIR 滤波器
7.3.5.4
DSP 输出多路复用器
7.3.5.5
数字下变频器 (DDC)
7.3.5.5.1
抽取滤波器输入
7.3.5.5.2
抽取模式
7.3.5.5.3
抽取滤波器响应
7.3.5.5.4
数控振荡器 (NCO)
7.3.5.5.4.1
NCO 更新
7.3.5.5.4.2
NCO 复位
7.3.6
数字输出接口
7.3.6.1
JESD204B/C 接口
7.3.6.1.1
JESD204B 初始通道对齐 (ILA)
7.3.6.1.2
SYNC 信号
7.3.6.1.3
JESD204B/C 帧元件
7.3.6.1.4
旁路模式下的 JESD204B/C 帧组件
7.3.6.1.5
具有实数抽取功能的 JESD204B/C 帧组件
7.3.6.1.6
具有复数抽取功能的 JESD204B,C 帧组件
7.3.6.2
JESD 输出基准时钟
7.4
器件功能模式
7.4.1
器件运行模式比较
7.5
编程
7.5.1
GPIO 控制
7.5.2
SPI 寄存器写入
7.5.3
SPI 寄存器读取
8
应用和实施
8.1
应用信息
8.2
典型应用:频谱分析仪
8.2.1
设计要求
8.2.1.1
输入信号路径:宽带接收器
8.2.1.2
时钟
8.2.2
详细设计过程
8.2.2.1
采样时钟要求
8.2.3
应用性能曲线图
8.3
典型应用:时间域数字转换器
8.3.1
设计要求
8.3.1.1
输入信号路径:时间域数字转换器
8.3.2
应用性能曲线图
8.4
初始化设置
8.5
电源相关建议
8.6
布局
8.6.1
布局指南
8.6.2
布局示例
9
器件和文档支持
9.1
文档支持
9.1.1
相关文档
9.1.2
第三方产品免责声明
9.2
接收文档更新通知
9.3
支持资源
9.4
商标
9.5
静电放电警告
9.6
术语表
10
修订历史记录
11
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
ANH|289
MPBGB04
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsys0a_oa
zhcsys0a_pm
8.6.1
布局指南
在电路板设计过程中,有几个关键信号需要特别注意:
模拟输入和时钟信号
布线应尽可能短,并应尽可能避免过孔,以更大限度地减小阻抗不连续性。
应使用松散耦合的 100Ω 差分线路进行布线。
差分布线长度应尽可能匹配,以更大限度地减少相位不平衡和 HD2 下降。
数字 JESD204B/C 输出接口
应使用紧密耦合的 100Ω 差分线路进行布线。
电源和接地连接
为所有电源和接地引脚提供低电阻连接路径。
使用电源和接地平面而不是布线。
避免使用狭窄的隔离路径,那会增加连接电阻。
使用信号/接地/电源电路板层叠来更大限度地增加接地平面和电源平面之间的耦合。