ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
SYSREF 输入信号用于多芯片同步并复位内部 LMFC 计数器。器件必须为 SYSREF 信号做好准备;器件对准备后的第一个 SYSREF 边沿敏感。
内部 SYSREF 捕获包括一个可编程模拟延迟 td、一个 SYSREF 监视器以及一个可编程数字整数时钟周期延迟 z-n,如图 7-8 所示。
SYSREF 输入信号可以是交流或直流耦合(通过 SPI 寄存器选项选择),如图 7-9 所示。SYSREF 输入具有内部 100Ω 端接,用于在使用交流耦合时进行直流耦合和内部偏置。
可以对以下参数进行编程:
系统参数 名称 | 尺寸 | 默认值 | 复位 | 说明 |
|---|---|---|---|---|
| SYSREF_IN_TYPE_SEL | 2 | 0 | R/W | 选择输入 SYSREF 类型: 0:直流耦合 LVDS SYSREF 输入。 1:交流耦合 SYSREF 输入。 2:未使用。 3:使用 SPI 写入的内部生成的 SYSREF。 |
| SYSREF_DIG_DEL | 8 | 0 | R/W | 以 CLK 的时钟周期表示的数字 SYSREF 内部延迟 (z-n)。 0...255:使用前应用于数字 SYSREF 的器件时钟周期数延迟。 |