ZHCSYS0A August   2025  – October 2025 ADC34RF72

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 输入带宽
        2. 7.3.1.2 后台校准
      2. 7.3.2 采样时钟输入
      3. 7.3.3 SYSREF
        1. 7.3.3.1 SYSREF 监测器
      4. 7.3.4 ADC 断电模式
      5. 7.3.5 数字信号处理器 (DSP) 特性
        1. 7.3.5.1 DSP 输入多路复用器
        2. 7.3.5.2 小数延迟
        3. 7.3.5.3 可实现均衡的可编程 FIR 滤波器
        4. 7.3.5.4 DSP 输出多路复用器
        5. 7.3.5.5 数字下变频器 (DDC)
          1. 7.3.5.5.1 抽取滤波器输入
          2. 7.3.5.5.2 抽取模式
          3. 7.3.5.5.3 抽取滤波器响应
          4. 7.3.5.5.4 数控振荡器 (NCO)
            1. 7.3.5.5.4.1 NCO 更新
            2. 7.3.5.5.4.2 NCO 复位
      6. 7.3.6 数字输出接口
        1. 7.3.6.1 JESD204B/C 接口
          1. 7.3.6.1.1 JESD204B 初始通道对齐 (ILA)
          2. 7.3.6.1.2 SYNC 信号
          3. 7.3.6.1.3 JESD204B/C 帧元件
          4. 7.3.6.1.4 旁路模式下的 JESD204B/C 帧组件
          5. 7.3.6.1.5 具有实数抽取功能的 JESD204B/C 帧组件
          6. 7.3.6.1.6 具有复数抽取功能的 JESD204B,C 帧组件
        2. 7.3.6.2 JESD 输出基准时钟
    4. 7.4 器件功能模式
      1. 7.4.1 器件运行模式比较
    5. 7.5 编程
      1. 7.5.1 GPIO 控制
      2. 7.5.2 SPI 寄存器写入
      3. 7.5.3 SPI 寄存器读取
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用:频谱分析仪
      1. 8.2.1 设计要求
        1. 8.2.1.1 输入信号路径:宽带接收器
        2. 8.2.1.2 时钟
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 采样时钟要求
      3. 8.2.3 应用性能曲线图
    3. 8.3 典型应用:时间域数字转换器
      1. 8.3.1 设计要求
        1. 8.3.1.1 输入信号路径:时间域数字转换器
      2. 8.3.2 应用性能曲线图
    4. 8.4 初始化设置
    5. 8.5 电源相关建议
    6. 8.6 布局
      1. 8.6.1 布局指南
      2. 8.6.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
      2. 9.1.2 第三方产品免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

DSP 输入多路复用器

DSP 模块的输入端有 4 个数字多路复用器,如图 7-12 所示。总线以 adc_out[3:0] 为基准,其中每个索引均指向特定 ADC 的唯一输出流,即 ADC0 输出为 adc_out[0]。每个 DSP_IN 多路复用器的输出均对应 DSP 块的一个 DSP 输入数据流。DSP 输入数据流的聚合集称为 dsp_in[3:0]。dsp_in[0] 对应第 0 个 DSP 输入数据流。每个 DSP 输入数据流可来自以下来源之一:

  • 四个 adc_out 流中的任意一个。此项用 C(4,1) 表示。
  • 四个 adc_out 流中任意两个的平均值。2x AVG 的可选组合数量为 C(4,2)。
  • 所有四个 adc_out 流的平均值。4x AVG 的可选组合数量为 C(4,4)。

注: 符号 C(n,k) 表示从包含 n 个不同项目的集合中选择 k 个项目的可能组合。
例如,假设我们有一个集合 adc_out={adc0,adc1,adc2,adc3},则从该集合中选择两个项目有 6 种不同的方法,如下所示: C(adc_out,2)={{ADC0,ADC1},{ADC0,ADC2},{ADC0,ADC3},{ADC1,ADC2},{ADC1,ADC3},{ADC2,ADC3}}
ADC34RF72 DSP 输入多路复用器概述图 7-12 DSP 输入多路复用器概述

可以对以下参数进行编程:

表 7-8 DSP 输入多路复用器配置编程 (x = 0,1,2,3)

系统参数名称

尺寸默认值访问说明
DSP_IN_SRC_SEL{x}40,1,2,3R/W

选择 DSP 块的 dsp_in[0..3] 输入流的输入数据源。

0:ADC0 数据。

1:ADC1 数据。

2:ADC2 数据。

3:ADC3 数据。

4:对 ADC0 和 ADC1 取平均值。

5:对 ADC0 和 ADC2 取平均值。

6:对 ADC0 和 ADC3 取平均值。

7:对 ADC1 和 ADC2 取平均值。

8:对 ADC1 和 ADC3 取平均值。

9:对 ADC2 和 ADC3 取平均值。

10:对 ADC0、ADC1、ADC2 和 ADC3 取平均值。