ZHCSYS0A August   2025  – October 2025 ADC34RF72

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 输入带宽
        2. 7.3.1.2 后台校准
      2. 7.3.2 采样时钟输入
      3. 7.3.3 SYSREF
        1. 7.3.3.1 SYSREF 监测器
      4. 7.3.4 ADC 断电模式
      5. 7.3.5 数字信号处理器 (DSP) 特性
        1. 7.3.5.1 DSP 输入多路复用器
        2. 7.3.5.2 小数延迟
        3. 7.3.5.3 可实现均衡的可编程 FIR 滤波器
        4. 7.3.5.4 DSP 输出多路复用器
        5. 7.3.5.5 数字下变频器 (DDC)
          1. 7.3.5.5.1 抽取滤波器输入
          2. 7.3.5.5.2 抽取模式
          3. 7.3.5.5.3 抽取滤波器响应
          4. 7.3.5.5.4 数控振荡器 (NCO)
            1. 7.3.5.5.4.1 NCO 更新
            2. 7.3.5.5.4.2 NCO 复位
      6. 7.3.6 数字输出接口
        1. 7.3.6.1 JESD204B/C 接口
          1. 7.3.6.1.1 JESD204B 初始通道对齐 (ILA)
          2. 7.3.6.1.2 SYNC 信号
          3. 7.3.6.1.3 JESD204B/C 帧元件
          4. 7.3.6.1.4 旁路模式下的 JESD204B/C 帧组件
          5. 7.3.6.1.5 具有实数抽取功能的 JESD204B/C 帧组件
          6. 7.3.6.1.6 具有复数抽取功能的 JESD204B,C 帧组件
        2. 7.3.6.2 JESD 输出基准时钟
    4. 7.4 器件功能模式
      1. 7.4.1 器件运行模式比较
    5. 7.5 编程
      1. 7.5.1 GPIO 控制
      2. 7.5.2 SPI 寄存器写入
      3. 7.5.3 SPI 寄存器读取
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用:频谱分析仪
      1. 8.2.1 设计要求
        1. 8.2.1.1 输入信号路径:宽带接收器
        2. 8.2.1.2 时钟
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 采样时钟要求
      3. 8.2.3 应用性能曲线图
    3. 8.3 典型应用:时间域数字转换器
      1. 8.3.1 设计要求
        1. 8.3.1.1 输入信号路径:时间域数字转换器
      2. 8.3.2 应用性能曲线图
    4. 8.4 初始化设置
    5. 8.5 电源相关建议
    6. 8.6 布局
      1. 8.6.1 布局指南
      2. 8.6.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
      2. 9.1.2 第三方产品免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
旁路模式下的 JESD204B/C 帧组件

表 7-19 列出了 ADC34RF7x 的可用 JESD204B/C 格式和相应的有效采样率范围。采样率受最小和最大串行器/解串器线路速率以及 ADC 采样时钟频率的限制。不同通道的 JESD204B/C 帧组件如表 7-20 所示。

表 7-19 JESD 模式选项:旁路模式
输出
分辨率
(位)
L M F S JESD204B:
通道速率 (Gbps)
JESD204B
比率
[fSERDES/FS]
JESD204C:
通道速率 (Gbps)
JESD204C
比率
[fSERDES/FS]
16 8 4 1 1 FS x 16 x 10/8 x M / L 10 FS x 16 x 66 /64 x M / L 8.25
4 4 2 1 20 16.5
8 2 1 2 5 4.125
4 2 1 1 10 8.25
2 2 2 1 20 16.5
4 1 1 2 5 4.125
2 1 1 1 10 8.25
1 1 2 1 20 16.5
表 7-20 JESD 采样帧组件示例:旁路模式
输出
通道
LMFS = 8-4-1-1 LMFS = 4-4-2-1 LMFS = 8-2-1-2 LMFS = 4-2-1-1 LMFS = 2-2-2-1 LMFS = 4-1-1-2 LMFS = 2-1-1-1 LMFS = 1-1-2-1
STX0 A0[15:8] A0[15:0] A0[15:8] A0[15:8] A0[15:0] A0[15:8] A0[15:8] A0[15:0]
STX1 A0[7:0] B0[15:0] A0[7:0] A0[7:0] B0[15:0] A0[7:0] A0[7:0]
STX2 B0[15:8] C0[15:0] A1[15:8] B0[15:8] A1[15:8]
STX3 B0[7:0] D0[15:0] A1[7:0] B0[7:0] A1[7:0]
STX4 C0[15:8] B0[15:8]
STX5 C0[7:0] B0[7:0]
STX6 D0[15:8] B1[15:8]
STX7 D0[7:0] B1[7:0]