ZHCSYS0A August   2025  – October 2025 ADC34RF72

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 输入带宽
        2. 7.3.1.2 后台校准
      2. 7.3.2 采样时钟输入
      3. 7.3.3 SYSREF
        1. 7.3.3.1 SYSREF 监测器
      4. 7.3.4 ADC 断电模式
      5. 7.3.5 数字信号处理器 (DSP) 特性
        1. 7.3.5.1 DSP 输入多路复用器
        2. 7.3.5.2 小数延迟
        3. 7.3.5.3 可实现均衡的可编程 FIR 滤波器
        4. 7.3.5.4 DSP 输出多路复用器
        5. 7.3.5.5 数字下变频器 (DDC)
          1. 7.3.5.5.1 抽取滤波器输入
          2. 7.3.5.5.2 抽取模式
          3. 7.3.5.5.3 抽取滤波器响应
          4. 7.3.5.5.4 数控振荡器 (NCO)
            1. 7.3.5.5.4.1 NCO 更新
            2. 7.3.5.5.4.2 NCO 复位
      6. 7.3.6 数字输出接口
        1. 7.3.6.1 JESD204B/C 接口
          1. 7.3.6.1.1 JESD204B 初始通道对齐 (ILA)
          2. 7.3.6.1.2 SYNC 信号
          3. 7.3.6.1.3 JESD204B/C 帧元件
          4. 7.3.6.1.4 旁路模式下的 JESD204B/C 帧组件
          5. 7.3.6.1.5 具有实数抽取功能的 JESD204B/C 帧组件
          6. 7.3.6.1.6 具有复数抽取功能的 JESD204B,C 帧组件
        2. 7.3.6.2 JESD 输出基准时钟
    4. 7.4 器件功能模式
      1. 7.4.1 器件运行模式比较
    5. 7.5 编程
      1. 7.5.1 GPIO 控制
      2. 7.5.2 SPI 寄存器写入
      3. 7.5.3 SPI 寄存器读取
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用:频谱分析仪
      1. 8.2.1 设计要求
        1. 8.2.1.1 输入信号路径:宽带接收器
        2. 8.2.1.2 时钟
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 采样时钟要求
      3. 8.2.3 应用性能曲线图
    3. 8.3 典型应用:时间域数字转换器
      1. 8.3.1 设计要求
        1. 8.3.1.1 输入信号路径:时间域数字转换器
      2. 8.3.2 应用性能曲线图
    4. 8.4 初始化设置
    5. 8.5 电源相关建议
    6. 8.6 布局
      1. 8.6.1 布局指南
      2. 8.6.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
      2. 9.1.2 第三方产品免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

ADC34RF72 是一款单核(非交错)16 位、1.5GSPS、四通道模数转换器 (ADC)。该设计更大限度地提高了信噪比 (SNR) 并提供 -163.7dBFS/Hz 的噪声频谱密度。在向 2 个或 4 个 ADC 输入提供输入信号时,可以使用内部数字均值计算将 NSD 改善至低至 -168.7dBFS/Hz。

模拟信号输入经过缓冲,并支持 50Ω、100Ω 和 200Ω 的可编程内部端接阻抗。全功率输入带宽为 1.8GHz (-3dB),并且该器件支持直接射频采样,输入频率为直流到 L 频带。ADC34RF72 旨在实现低残余相位噪声,从而支持高性能雷达应用。

该器件包含多种数字处理功能,例如用于均衡的 96 抽头/通道可编程 FIR 滤波器、12 位小数延迟滤波器和多个数字下变频器 (DDC)。有八个数字下变频器支持 /2、/3 和 /5 的抽取因子。48 位 NCO 支持相位同调跳频。使用 GPIO 引脚进行 NCO 频率控制,可以在不到 1µs 的时间内实现跳频。数字下变频器为各种瞬时带宽 (IBW) 要求提供支持,从采用 /2 复数抽取的宽带模式到复数抽取为 /32768 的窄带宽信道。最终的 /2 抽取级具有可编程滤波器系数。

该器件支持具有子类 1 确定性延时的 JESD204B/C 串行数据接口,使用 64b/66b 和 8b/10b 编码,具有高达 24.75Gbps 的数据速率。使用这两个接口选项,ADC34RF7x 可以输出全频谱(DDC 旁路)和抽取数据。此外,串行器/解串器 PLL(通道速率/(8 x k))可输出到 FPGA,以简化系统时钟。

该器件需要 3 个不同的电源轨:1.8V、1.2V 和 0.9V。