ZHCSYS0A August   2025  – October 2025 ADC34RF72

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 输入带宽
        2. 7.3.1.2 后台校准
      2. 7.3.2 采样时钟输入
      3. 7.3.3 SYSREF
        1. 7.3.3.1 SYSREF 监测器
      4. 7.3.4 ADC 断电模式
      5. 7.3.5 数字信号处理器 (DSP) 特性
        1. 7.3.5.1 DSP 输入多路复用器
        2. 7.3.5.2 小数延迟
        3. 7.3.5.3 可实现均衡的可编程 FIR 滤波器
        4. 7.3.5.4 DSP 输出多路复用器
        5. 7.3.5.5 数字下变频器 (DDC)
          1. 7.3.5.5.1 抽取滤波器输入
          2. 7.3.5.5.2 抽取模式
          3. 7.3.5.5.3 抽取滤波器响应
          4. 7.3.5.5.4 数控振荡器 (NCO)
            1. 7.3.5.5.4.1 NCO 更新
            2. 7.3.5.5.4.2 NCO 复位
      6. 7.3.6 数字输出接口
        1. 7.3.6.1 JESD204B/C 接口
          1. 7.3.6.1.1 JESD204B 初始通道对齐 (ILA)
          2. 7.3.6.1.2 SYNC 信号
          3. 7.3.6.1.3 JESD204B/C 帧元件
          4. 7.3.6.1.4 旁路模式下的 JESD204B/C 帧组件
          5. 7.3.6.1.5 具有实数抽取功能的 JESD204B/C 帧组件
          6. 7.3.6.1.6 具有复数抽取功能的 JESD204B,C 帧组件
        2. 7.3.6.2 JESD 输出基准时钟
    4. 7.4 器件功能模式
      1. 7.4.1 器件运行模式比较
    5. 7.5 编程
      1. 7.5.1 GPIO 控制
      2. 7.5.2 SPI 寄存器写入
      3. 7.5.3 SPI 寄存器读取
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用:频谱分析仪
      1. 8.2.1 设计要求
        1. 8.2.1.1 输入信号路径:宽带接收器
        2. 8.2.1.2 时钟
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 采样时钟要求
      3. 8.2.3 应用性能曲线图
    3. 8.3 典型应用:时间域数字转换器
      1. 8.3.1 设计要求
        1. 8.3.1.1 输入信号路径:时间域数字转换器
      2. 8.3.2 应用性能曲线图
    4. 8.4 初始化设置
    5. 8.5 电源相关建议
    6. 8.6 布局
      1. 8.6.1 布局指南
      2. 8.6.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
      2. 9.1.2 第三方产品免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
抽取滤波器输入

8 个 DDC 的每个输入端都有多个不同的多路复用器,如图 7-12 所示。每个 DDC 都有 DDC_REAL_DATA_MUX 和 DDC_INPUT_DATA_TYPE_MUX。DDC 输入数据类型基于 ddc_mode 设置。

ADC34RF72 DDC 输入数据多路复用图 7-22 DDC 输入数据多路复用

可以对以下参数进行编程:

表 7-13 DDC 编程的输入选择

系统参数名称

尺寸默认值访问说明
DDC_AVG__SEL{0..3} 3 .. R/W

选择要在 2x AVG 中取平均值的两个数据流作为多路复用器 DDC_REAL_DATA_MUX[3:0]/[7:4] 的共享输入。

0:dsp_out[0] 和 dsp_out[1] 的平均值。

1:dsp_out[0] 和 dsp_out[2] 的平均值。

2:dsp_out[0] 和 dsp_out[3] 的平均值。

3:dsp_out[1] 和 dsp_out[2] 的平均值。

4:dsp_out[1] 和 dsp_out[3] 的平均值。

5:dsp_out[2] 和 dsp_out[3] 的平均值。

DDC_IN_SRC_SEL{0..7}5..R/W

选择 DDC{0..7} 的数据源。所有 DDC 数据必须仅来自其中一个多路复用器。

0:dsp_out[0] 作为 DDC 的实数输入。

1:dsp_out[1] 作为 DDC 的实数输入。

2:dsp_out[2] 作为 DDC 的实数输入。

3:dsp_out[3] 作为 DDC 的实数输入。

4:第一个 2x AVG 块 (DDC_AVG_SEL_0/2) 块的输出作为 DDC 的实数输入。

5:第二个 2x AVG 块 (DDC_AVG_SEL_1/3) 块的输出作为 DDC 的实数输入。

6:dsp_out[0]、dsp_out[1]、dsp_out[2] 和 dsp_out[3] 的平均值作为 DDC 的实数输入。

DDC_EN_CTRL80R/W

独立 DDC 使能控制。每个位对应一个 DDC,其中 LSB 对应 DDC0。如果设置了使能位,则使能相应的 DDC。

位 0:DDC0 断电控制。

位 1:DDC1 断电控制。

位 2:DDC2 断电控制。

位 3:DDC3 断电控制。

位 4:DDC4 断电控制。

位 5:DDC5 断电控制。

位 6:DDC6 断电控制。

位 7:DDC7 断电控制。

DDC_MODE_SEL30R/W

选择所有 DDC 共享的 DDC 模式。

0:直通模式;特定 DDC 未使用

1:提供给 DDC 的实数输入(来自 DDC_REAL_DATA_MUX)经过低通滤波,并按抽取因子进行下采样。

2:提供给 DDC 的实数输入(来自 DDC_REAL_DATA_MUX)与 NCO 混合,产生复数输出。复数输出经过低通滤波,并按抽取因子进行下采样。