ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
接收器件通过将 SYNC 信号置为无效来启动初始通道对齐过程。当在 SYNC 输入端检测到逻辑低电平状态时,ADC 开始传输逗号字符 (K28.5) 以建立代码组同步,如图 7-35 所示。同步完成后,接收器件将 SYNC 信号重新置为有效,ADC 使用下一个本地多帧时钟 (LMFC) 边界启动初始通道对齐序列。ADC 会传输四个多帧,每个包含 K 帧(K 可通过 SPI 编程设置)。每个多帧都包含帧开始符号和帧结束符号。第二个多帧还包含 JESD204B 链路配置数据。