ZHCUB19 april   2023

 

  1.   1
  2.   引言
  3. 1商标
  4. 2所需设备
  5. 3设置过程
    1. 3.1  安装 High Speed Data Converter (HSDC) Pro 软件
    2. 3.2  安装 DAC39RF10EVM 配置 GUI 软件
    3. 3.3  连接 DAC39RF10EVM 和 TSW14J59EVM
    4. 3.4  将电源连接到电路板(关闭)
    5. 3.5  将频谱分析仪连接到 EVM
    6. 3.6  打开 TSW14J59EVM 的电源并连接到 PC
    7. 3.7  打开 DAC39RF10EVM 的电源并连接到 PC
    8. 3.8  打开信号发生器射频输出
    9. 3.9  启动 DAC39RF10EVM GUI 并对 DAC EVM 进行编程
    10. 3.10 对 NCO 进行编程
      1. 3.10.1 SPIDAC(仅 NCO)运行
    11. 3.11 启动 HSDCpro 软件并将 FPGA 图像加载到 TSW14J59EVM
  6. 4器件配置
    1. 4.1 支持的 JESD204C 器件特性
    2. 4.2 选项卡结构
    3. 4.3 寄存器映射和控制台控件
  7. 5DAC39RF10EVM 疑难解答
  8. 6参考文献
    1. 6.1 技术参考文档
    2. 6.2 TSW14J59EVM 运行
  9. 7附录
    1. 7.1 定制 EVM 实现可选的时钟支持
      1. 7.1.1 LMX->DACCLK | LMX/LMK-> FPGA 选项(默认)
      2. 7.1.2 EXT->DACCLK | LMX/LMK-> FPGA 时钟选项
      3. 7.1.3 EXT->DACCLK | LMK-> FPGA 时钟选项
    2. 7.2 信号路由
    3. 7.3 模拟输出
    4. 7.4 跳线和 LED

将频谱分析仪连接到 EVM

将频谱分析仪连接到 DAC39RF10EVM 的 Aoutp (J13) SMA 连接器。

使用 LMX->DACCLK | LMX/LMK->FPGA 时钟选项时(默认)

  1. 将信号发生器连接到 EVM 的 LMX CLKp 输入。此信号发生器必须使用低噪声信号发生器。将信号发生器配置为 0.8GHz 至 10.24GHz 范围内所需的时钟频率(本例使用 10.24GHz)。为了在使用射频信号发生器时获得更佳性能,LMX CLKp SMA 连接器的电源输入必须为 8dBm-10dBm(50Ω 时为 2Vpp)。
  2. 仅当使用第三个时钟选项 (EXT-> DACLK | LMK->FPGA) 时,才需要执行此步骤,否则请跳至下一步。将信号发生器连接到 SMA (J5) 处 EVM 的 LMK CLKp 输入。该信号用于生成必要的 FPGA 时钟信号。将信号发生器配置为所需的 (160 MHz) 时钟频率。将输出功率设置为大概 5dBm 至 7dBm。
    注:
    1. FPGA REF 时钟频率可从 DAC39RF10EVM GUI 获取。将 DAC39RF10EVM GUI 配置为所需的 JMODE 模式和时钟速率后,EVM 所需的参考时钟频率会显示在 GUI 的第一页上,如 DAC39RF10EVM GUI 的配置中所示
    2. 确保使用通用 10MHz 基准对 DEVCLK 和参考时钟源进行频率锁定,以确保功能正常。
    3. 此时请勿打开任何信号发生器的射频输出。