ZHCUB19 april   2023

 

  1.   1
  2.   引言
  3. 1商标
  4. 2所需设备
  5. 3设置过程
    1. 3.1  安装 High Speed Data Converter (HSDC) Pro 软件
    2. 3.2  安装 DAC39RF10EVM 配置 GUI 软件
    3. 3.3  连接 DAC39RF10EVM 和 TSW14J59EVM
    4. 3.4  将电源连接到电路板(关闭)
    5. 3.5  将频谱分析仪连接到 EVM
    6. 3.6  打开 TSW14J59EVM 的电源并连接到 PC
    7. 3.7  打开 DAC39RF10EVM 的电源并连接到 PC
    8. 3.8  打开信号发生器射频输出
    9. 3.9  启动 DAC39RF10EVM GUI 并对 DAC EVM 进行编程
    10. 3.10 对 NCO 进行编程
      1. 3.10.1 SPIDAC(仅 NCO)运行
    11. 3.11 启动 HSDCpro 软件并将 FPGA 图像加载到 TSW14J59EVM
  6. 4器件配置
    1. 4.1 支持的 JESD204C 器件特性
    2. 4.2 选项卡结构
    3. 4.3 寄存器映射和控制台控件
  7. 5DAC39RF10EVM 疑难解答
  8. 6参考文献
    1. 6.1 技术参考文档
    2. 6.2 TSW14J59EVM 运行
  9. 7附录
    1. 7.1 定制 EVM 实现可选的时钟支持
      1. 7.1.1 LMX->DACCLK | LMX/LMK-> FPGA 选项(默认)
      2. 7.1.2 EXT->DACCLK | LMX/LMK-> FPGA 时钟选项
      3. 7.1.3 EXT->DACCLK | LMK-> FPGA 时钟选项
    2. 7.2 信号路由
    3. 7.3 模拟输出
    4. 7.4 跳线和 LED

LMX->DACCLK | LMX/LMK-> FPGA 选项(默认)

默认情况下,EVM 配置为使用 LMX->DACCLK | LMX/LMK->FPGA 时钟选项。用户向带有 SMA 标记的 LMX CLKp 提供单个高频 (8dBm - 10dBm) 信号。该信号路由到 LMX1204,而后者生成缓冲的 DACCLK 信号、低频 DAC SYSERF 信号、FPGA 参考时钟和 FPGA SYSREF 信号。FPGA 参考时钟和 FPGA SYSREF 信号馈入 LMK04828 的 CLKIN1 和 CLKIN0。LMK04828 用于时钟分配模式,可提供 FPGA 参考时钟和 FPGA SYSREF 信号的多个副本/分频版本。

EVM 可配置为使用 LMX->DACCLK | LMX/LMK->FPGA 时钟选项,步骤如下:

  1. 修改硬件:
    1. 移除 C136 和 C139 并安装 C141 和 C142。
    2. 移除 C134 和 C135 并安装 C138 和 C140
    3. 移除 C75 和 C76 并安装 C73 和 C74

GUID-20230411-SS0I-HHRR-5GGH-FCXBRXXHTX7J-low.svg图 7-1 LMX->DACCLK | LMX/LMK->FPGA 时钟系统方框图