ZHDU087 April   2026 CC3501E , CC3551E

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
    1. 1.1 概述
  5. 2原理图注意事项 - CC35xxE IC
    1. 2.1 原理图参考设计
    2. 2.2 电源
      1. 2.2.1 电源输入/输出要求
        1. 2.2.1.1 LDO 建议
      2. 2.2.2 引导序列
        1. 2.2.2.1 托管模式(通过复位引脚上电)
        2. 2.2.2.2 独立模式(电源高于阈值时上电)
        3. 2.2.2.3 SOP 模式
    3. 2.3 时钟源
      1. 2.3.1 快速时钟
      2. 2.3.2 慢速时钟
        1. 2.3.2.1 内部生成的慢速时钟
        2. 2.3.2.2 采用外部振荡器的慢速时钟
        3. 2.3.2.3 采用外部晶体 (XTAL) 的慢速时钟
    4. 2.4 射频 (RF)
    5. 2.5 数字接口
      1. 2.5.1 xSPI
        1. 2.5.1.1 外部串行闪存
      2. 2.5.2 串行线调试 (SWD)
      3. 2.5.3 记录器
      4. 2.5.4 兼容性
    6. 2.6 堆叠式 PSRAM 型号
  6. 3布局注意事项 - CC35xxE IC
    1. 3.1 布局参考设计
      1. 3.1.1 参考设计 – CC355xE 双频带布局
    2. 3.2 IC 散热焊盘
    3. 3.3 射频 (RF)
    4. 3.4 XTAL
    5. 3.5 电源
    6. 3.6 外部闪存布局

布局参考设计

建议尽可能遵循提供的参考设计和指导原则,从而实现数据表中列出的 CC35xxE 功能以及通过无线电认证。在包括敏感 RF 元件和布线在内的引擎区域,这些布局指导原则尤其重要。

以下设计采用了本文档中给出的布局指导原则。请将以下资源作为参考源:

下图包括设计的顶层(第 1 层)和接地层(第 2 层)上的 CC35xxE 引擎区域。请注意,根据设计要求,参考设计中显示的引擎区域可以根据需要旋转。

注: 在继续进行任何涉及 CC35xxE 的硬件构建之前,建议提交设计(包括示意图和布局)以供审核