ZHDU087 April   2026 CC3501E , CC3551E

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
    1. 1.1 概述
  5. 2原理图注意事项 - CC35xxE IC
    1. 2.1 原理图参考设计
    2. 2.2 电源
      1. 2.2.1 电源输入/输出要求
        1. 2.2.1.1 LDO 建议
      2. 2.2.2 引导序列
        1. 2.2.2.1 托管模式(通过复位引脚上电)
        2. 2.2.2.2 独立模式(电源高于阈值时上电)
        3. 2.2.2.3 SOP 模式
    3. 2.3 时钟源
      1. 2.3.1 快速时钟
      2. 2.3.2 慢速时钟
        1. 2.3.2.1 内部生成的慢速时钟
        2. 2.3.2.2 采用外部振荡器的慢速时钟
        3. 2.3.2.3 采用外部晶体 (XTAL) 的慢速时钟
    4. 2.4 射频 (RF)
    5. 2.5 数字接口
      1. 2.5.1 xSPI
        1. 2.5.1.1 外部串行闪存
      2. 2.5.2 串行线调试 (SWD)
      3. 2.5.3 记录器
      4. 2.5.4 兼容性
    6. 2.6 堆叠式 PSRAM 型号
  6. 3布局注意事项 - CC35xxE IC
    1. 3.1 布局参考设计
      1. 3.1.1 参考设计 – CC355xE 双频带布局
    2. 3.2 IC 散热焊盘
    3. 3.3 射频 (RF)
    4. 3.4 XTAL
    5. 3.5 电源
    6. 3.6 外部闪存布局

采用外部振荡器的慢速时钟

为了实现更优功耗,慢速时钟可以由振荡器、XTAL 在外部生成,也可以从系统中的其他地方获得。如果使用振荡器,外部源必须满足下面列出的要求。此时钟应馈送到 CC35xxE 引脚 Slow_CLK_IN/GPIO0,并且应在 nReset 取消置位并启用器件之前保持稳定。时钟信号逻辑高电平的电压应该与 VIO1 IO 环相同。

表 2-4 外部慢速时钟要求
参数说明最小值典型值最大值单位
输入慢时钟频率方波32.768kHz
频率精度初始值 + 温度 + 老化±250ppm
输入占空比30%50%70%
Tr/Tf上升和下降时间数字信号电平的 10% 至 90%(上升)和 90% 至 10%(下降)100ns
输入阻抗1
输入电容5pF