ZHCZ033C December   2021  – May 2025 AM2732 , AM2732-Q1

 

  1.   1
  2.   摘要
  3. 1器件使用说明和公告汇总表
    1.     支持的器件
  4. 2使用说明和公告
    1.     器件使用说明
      1.      i2293
      2.      i2295
      3.      i2300
      4.      i2324
      5.      i2364
      6.      i2389
      7.      i2390
    2.     器件公告
      1.      i2162
      2.      i2288
      3.      i2289
      4.      i2294
      5.      i2297
      6.      i2298
      7.      i2299
      8.      i2301
      9.      i2302
      10.      i2309
      11.      i2315
      12.      i2318
      13.      i2329
      14.      i2336
      15.      i2337
      16.      i2338
      17.      i2339
      18.      i2340
      19.      i2341
      20.      i2342
      21.      i2344
      22.      i2345
      23.      i2387
      24.      i2392
      25.      i2394
      26.      i2386
      27.      i2404
  5.   商标
  6. 3修订历史记录

i2336

MiBSPI:在慢速 SPICLK 频率和时钟相位 = 1 的情况下,外设模式 MibSPI 的 3 或 4 引脚通信传输数据不正确

详细信息:

MibSPI 模块通过 3 个功能引脚 (CLK、SIMO、SOMI) 或 4 个功能引脚 (CLK、SIMO、SOMI、nENA) 配置为多缓冲外设模式时,可能在满足以下所有条件时发送不正确的数据:

  • MibSPI 模块配置为多缓冲模式
  • 模块配置为 SPI 通信中的外设
  • SPI 通信配置为 3 引脚模式或 4 引脚模式(通过 nENA)
  • SPICLK 的时钟相位为 1
  • SPICLK 频率为 MSS_VCLK 频率 / 12 或更低

权变措施:

可以通过设置 TX RAM(多缓冲区 RAM 传输数据寄存器)控制字段中的 CSHOLD 位来避免该问题。在该通信中 nCS 不用作功能信号;因此,设置 CSHOLD 位不会对 SPI 通信造成任何其他影响。