ZHCZ033C December 2021 – May 2025 AM2732 , AM2732-Q1
MiBSPI:在慢速 SPICLK 频率和时钟相位 = 1 的情况下,外设模式 MibSPI 的 3 或 4 引脚通信传输数据不正确
MibSPI 模块通过 3 个功能引脚 (CLK、SIMO、SOMI) 或 4 个功能引脚 (CLK、SIMO、SOMI、nENA) 配置为多缓冲外设模式时,可能在满足以下所有条件时发送不正确的数据:
可以通过设置 TX RAM(多缓冲区 RAM 传输数据寄存器)控制字段中的 CSHOLD 位来避免该问题。在该通信中 nCS 不用作功能信号;因此,设置 CSHOLD 位不会对 SPI 通信造成任何其他影响。