ZHCUD87 July   2025 DAC39RF20

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容(所需设备)
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 设置过程
      1. 2.1.1  安装 DAC39RF20EVM 配置 GUI 软件
        1. 2.1.1.1 安装和设置 Vivado™ Lab Tools
      2. 2.1.2  连接 DAC39RF20EVM 和 TSW14J59EVM
      3. 2.1.3  将电源连接到电路板(关闭)
      4. 2.1.4  将频谱分析仪连接到 EVM
      5. 2.1.5  打开 TSW14J59EVM 的电源并连接到 PC
      6. 2.1.6  打开 DAC39RF20EVM 的电源并连接到 PC
      7. 2.1.7  打开信号发生器
      8. 2.1.8  启动 DAC39RF20EVM GUI 并对 DAC EVM - JMODE 0(旁路模式)进行编程
      9. 2.1.9  启动 DAC39RF20EVM GUI 并对 DAC EVM 进行编程 - JMODE 1(DUC 模式)
      10. 2.1.10 DDS 模式下的 DAC39RF20EVM 配置示例
    2. 2.2 评估板详细信息:模拟输出
    3. 2.3 FMC 信号路由
  7. 3硬件设计文件
  8. 4其他信息
    1. 4.1 商标

FMC 信号路由

表 2-3 提供了 DAC39RF20EVM 的信号路由详细信息。

所有信号路由均由具有内部 JESD 纵横制功能的 DAC 处理。

DAC39RF20EVM GUI 内的 JESD 纵横制开关对话框也具有该功能。

表 2-3 信号路由
DAC JESD 资源 反转 FMC 资源 FMC 引脚 TSW14J59 FPGA 资源
通道 9 DP0_C2M C2、C3 Q224 MGTYTXN0
通道 11 DP1_C2M A22、A23 Q224 MGTYTXN1
通道 15 DP2_C2M A26、A27 Q224 MGTYTXN2
通道 5 DP3_C2M A30、A31 Q224 MGTYTXN3
通道 3 DP4_C2M A34、A35 Q225 MGTYTXN0
通道 0 DP5_C2M A38、A39 Q225 MGTYTXN1
通道 1 DP6_C2M B36、B37 Q225 MGTYTXN2
通道 2 DP7_C2M B32、B33 Q225 MGTYTXN3
通道 7 DP8_C2M B28、B29 Q226 MGTYTXN0
通道 13 DP9_C2M B24、B25 Q226 MGTYTXN1
通道 12 DP10_C2M Z24、Z25 Q226 MGTYTXN2
通道 14 DP11_C2M Y26、Y27 Q226 MGTYTXN3
通道 6 DP12_C2M Z28、Z29 Q227 MGTYTXN0
通道 4 DP13_C2M Y30、Y31 Q227 MGTYTXN1
通道 10 DP20_C2M(1) Z8、Z9 Q227 MGTYTXN2
通道 8 DP21_C2M(1) Y6、Y7 Q227 MGTYTXN3
DP20_C2M 和 DP21_C2M 可重新路由至 DP14_C2M 和 DP15_C2M,以符合其他 FPGA 板的 VITA 标准。