将频谱分析仪连接到 DAC39RF20EVM 的 OUTAp (J15) SMA 连接器。
- 一旦 DAC39RF20EVM GUI 配置为所需的 JMODE 模式和时钟频率,即可从 DAC39RF20EVM GUI 获取 FPGA REF 时钟频率。EVM 所需的参考时钟频率如图 1-1 所示。
- 确保使用通用 10MHz 基准对 DEVCLK 和参考时钟源进行频率锁定,以确保功能正常。
- 此时请勿打开任何信号发生器的射频输出。
- 在所有这些示例中,FPGA REF 时钟 = 1250MHz,DAC 采样时钟 = 20.0GHz。