ZHCUD70A October   2018  – July 2025 LP87561-Q1 , LP87562-Q1 , LP87563-Q1 , LP87564-Q1 , LP87565-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2设置
    1. 2.1 SCL/SDA 引脚
    2. 2.2 NRST 引脚
    3. 2.3 ENx (GPIOx) 引脚
    4. 2.4 nINT
  6. 3配置
    1. 3.1 配置序列
    2. 3.2 默认 OTP 配置
    3. 3.3 通过 I2C 来配置寄存器的建议顺序
      1. 3.3.1 电压设置
      2. 3.3.2 电流限制和其他稳压器设置
      3. 3.3.3 GPO 设置
      4. 3.3.4 时钟同步功能
      5. 3.3.5 PGOOD 设置
      6. 3.3.6 中断设置
      7. 3.3.7 启动和关断序列
      8. 3.3.8 设置 ENx 引脚控制位
      9. 3.3.9 设置 EN_BUCKx 位
  7. 4修订历史记录

时钟同步功能

LP8756x-Q1 器件包含一个 CLKIN 输入,用于将降压稳压器的开关时钟与外部时钟同步。根据 PLL_MODE[1:0] 位(在 PLL_CTRL 寄存器中)和外部时钟可用性,选择外部时钟并生成中断。或者,使用 TOP_MASK1 寄存器中的 SYNC_CLK_MASK 位屏蔽此中断。外部输入时钟的标称频率由 EXT_CLK_FREQ[4:0] 位设置(在 PLL_CTRL 寄存器中),范围为 1MHz 至 24MHz,具有 1MHz 阶跃。外部时钟必须在精度限制范围 (–30%/+10%) 内才能实现有效时钟检测。更多有关此功能的信息,请参阅器件特定数据表。