ZHCUD70A October 2018 – July 2025 LP87561-Q1 , LP87562-Q1 , LP87563-Q1 , LP87564-Q1 , LP87565-Q1
LP8756x-Q1 器件包含一个 CLKIN 输入,用于将降压稳压器的开关时钟与外部时钟同步。根据 PLL_MODE[1:0] 位(在 PLL_CTRL 寄存器中)和外部时钟可用性,选择外部时钟并生成中断。或者,使用 TOP_MASK1 寄存器中的 SYNC_CLK_MASK 位屏蔽此中断。外部输入时钟的标称频率由 EXT_CLK_FREQ[4:0] 位设置(在 PLL_CTRL 寄存器中),范围为 1MHz 至 24MHz,具有 1MHz 阶跃。外部时钟必须在精度限制范围 (–30%/+10%) 内才能实现有效时钟检测。更多有关此功能的信息,请参阅器件特定数据表。