ZHCUD33 June 2025 LMX1205
输入和输出路径时钟具有可单独编程的延迟。输入路径的时钟信号延迟可达 60ps,每个代码的分辨率为 1.1ps;输出路径的时钟信号延迟可达 55ps,每个代码的分辨率为 0.9ps。为突出显示该功能,在次级 1 器件中将输出时钟 (CLKOUT1) 通道轨迹相对于同一设备的 CLKOUT2 偏移约 10ps。次级 2 器件的 CLKOUT2 相对于同一设备的 CLKOUT1 倾斜约 5ps。次级 2 器件偏斜允许用户验证设备提供的可编程延迟功能。
图 4-10 布线长度偏斜的时钟输出路径图 4-11 显示了次级 1 器件的波形图。图 4-11 显示与其他通道的偏差为 10.8ps。
图 4-11 布线长度不匹配时钟路径的通道间偏斜要使波形偏斜:
图 4-12 器件选择软件配置
图 4-13 更改时钟路径输出延迟的软件配置图 4-14 显示的是调整输出延迟后的波形,调整后通道间偏斜小于 1ps。
图 4-14 调整时钟路径输出延迟后的通道间偏斜该器件的可编程延迟功能应用广泛。延迟功能的一个应用是校准和调整时钟路径的输出延迟,以对齐大型相控阵级联时钟树中的所有时钟输出边沿。另一种应用是抵消以下方面的不匹配:
延迟功能还使用窗口对齐 SYSREF 边沿和时钟下降沿。