ZHCUD33 June   2025

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 其他图像
    2. 2.2 跳线信息
    3. 2.3 倍频器锁定检测跳线
    4. 2.4 设置
      1. 2.4.1 评估设置要求
      2. 2.4.2 连接图
    5. 2.5 电源要求
    6. 2.6 参考时钟
    7. 2.7 输出接头
    8. 2.8 测试点
  7. 3软件
    1. 3.1 软件说明
    2. 3.2 软件安装
    3. 3.3 USB2ANY 接口
  8. 4实现结果
    1. 4.1 缓冲器模式
    2. 4.2 倍频器和分频器模式
    3. 4.3 逻辑时钟
    4. 4.4 可编程延迟
  9. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  10. 6其他信息
    1. 6.1 商标

参考时钟

将 CLKINP SMA 连接器连接到高质量信号源,例如 SMA100B 信号发生器。将信号发生器的输出功率设置为 10dBm。两个 CLKIN 输入均通过 50Ω 内部端接至 AC-GND(由内部电容器形成),因此不需要使用外部端接。要以差分方式驱动输入,可将 CLKINP 和 CLKINN SMA 连接器连接到平衡-非平衡变压器或差分时钟源。

默认 EVM 配置文件将器件配置为缓冲器模式。可根据每个功能元件的工作范围修改输入频率。本 EVM 设置指南和相关图假设 CLKIN 处的输入为 3200MHz,用于缓冲器模式。

要评估 SYSREF 中继器模式和重定时器模式,请将 SYSREF 输入 SMA 连接到差分输出源,例如任意函数发生器。主 LMX1205 器件驱动主器件或次级器件 SYSREF 输入。主 LMX1205 器件 SYSREF 配置为 SPI 模式或生成模式。

如果使用任意函数发生器驱动主器件 SYSREF 输入,则 SYSREF 输入的 EVM 连接为直流耦合,并提供内部 100Ω 终端。在直流耦合模式下,SYSREFREQ 引脚上的共模偏置必须介于 1V 和 2V 之间。标准 LVDS 输出缓冲器可满足输入共模要求。

配置主器件的 SYSREF 输出和次级器件的 SYSREF 请求输入,以使接口终端兼容。SYSREF 接口端接是差分端接、单端接和交流/直流耦合。生成输出 SYSREF 的共模由主器件设置。

评估次级器件中的 SYNC 模式和 SYSREF 窗口。主器件配置为 SYNC 或 SYSREF 生成模式,并馈送至用户可执行窗口和时钟同步的次级器件。