ZHCUCY1D January 2018 – April 2025 LMG1020
数字输入缓冲器包括低通滤波器加上与门,如图 10-1 所示。该组合可用作脉冲缩短器,使常规函数发生器在 IN+ 端实现 1-2ns 脉冲。大多数函数发生器只能输出最低为 10ns 的脉冲,因此可以使用与门输入 (J3) 在 EVM 上实现产生 1-2ns 脉冲的能力。与门将输入 (J3) 与 RC 延迟版本进行比较,当两个输入均为高电平时,输出将变为高电平。然后,可以对函数发生器中的输入脉冲宽度或下降沿进行微调,以便在 IN+ 上看到所需的脉冲宽度。首次开始微调函数发生器输入以查看 IN+ 上的脉冲时,从 100ns 开始,逐步以纳秒级或更小级缩减脉冲宽度,直至 IN+ 测试点上可见 1-2ns。要绕过脉冲短路器,请使用 0Ω 电阻器填充 R3,并移除 R9 和 R10 以分别断开与门输入和输出。
图 10-1 脉冲缩短器,可在 IN+ 上产生 1ns 至 2ns 脉冲