ZHCUC12 May   2024

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
    1. 1.1 主要系统规格
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 主要产品
      1. 2.3.1 ADS127L21
      2. 2.3.2 PGA855
      3. 2.3.3 REF70
  9. 3系统设计原理
  10. 4硬件、软件、测试要求和测试结果
    1. 4.1 硬件说明
      1. 4.1.1 电路板接口
      2. 4.1.2 电源
      3. 4.1.3 时钟树
    2. 4.2 软件要求
    3. 4.3 测试设置
    4. 4.4 测试结果
      1. 4.4.1 直流精度测试
      2. 4.4.2 增益和偏移温度漂移
      3. 4.4.3 非线性度
      4. 4.4.4 SNR 和噪声性能
  11. 5设计和文档支持
    1. 5.1 设计文件
      1. 5.1.1 原理图
      2. 5.1.2 BOM
    2. 5.2 软件
    3. 5.3 文档支持
    4. 5.4 支持资源
    5. 5.5 商标
  12. 6作者简介

电路板接口

表 4-1 电路板连接器和接头
连接器 说明
J1 QSH 连接器连接到 PHI,最佳实践是在连接前给电路板供电
J2 SPI 信号接头,用于调试和探测,或连接到另一块板(如果没有 QSH)
J3、J4、J6 用于 PGA 增益控制。请参阅表 4-2
J15 用于探测增益控制引脚
J16 负输入
J19 正输入
J18 用于将输入短接在一起
J17、J20 用于将输入短接至地
J7 PGA855 的正负电源轨输入
J10、J11、J12、J13 用于从外部为电路板供电。有关更多详细信息,请参阅节 4.1.2
JP4、JP5 用于选择板载 LDO 或外部电源
J5 用于连接外部基准
J9 Vcm 信号的测试点
J8 用于将来自 ADC 的 Vcm 信号连接到外部设备
J14 外部时钟输入
JP6、JP7 用于选择板时钟或外部时钟
JP1 EEPROM 使能
JP2 LDO 使能

可以通过在增益控制引脚上添加和移除跳线来调整 PGA 增益。

表 4-2 增益设置
增益 (V/v) A0 (J3) A1 (J4) A2 (J9)
0.125 0 0 0
0.25 1 0 0
0.5 0 1 0
1 1 1 0
2 0 0 1
4 1 0 1
8 0 1 1
16 1 1 1