ZHCUBK6A May   2018  – December 2023 ADC12DL2500 , ADC12DL3200

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
    1.     相关文档
      1.      技术参考文档
      2.      TSW14DL3200EVM 操作
  5. 2设备
    1. 2.1 评估板功能标识摘要
    2. 2.2 所需设备
  6. 3设置过程
    1. 3.1  安装 High-Speed Data Converter (HSDC) Pro 软件
    2. 3.2  安装配置 GUI 软件
    3. 3.3  连接 EVM 和 TSW14DL3200EVM
    4. 3.4  将电源连接到电路板(关闭)
    5. 3.5  将信号发生器连接到 EVM(*在定向之前禁用射频输出)
      1. 3.5.1 如果使用外部时钟(可选)
    6. 3.6  打开 TSW14DL3200EVM 的电源并连接到 PC
    7. 3.7  打开 ADC12DLXX00EVM 的 5V 电源并连接到 PC
    8. 3.8  打开信号发生器射频输出
    9. 3.9  打开 ADC12DLXX00EVM GUI 并对 ADC 和时钟进行编程
    10. 3.10 校准 EVM 上的 ADC 器件
    11. 3.11 打开 HSDC 软件并将 FPGA 图像加载至 TSW14DL3200EVM
    12. 3.12 使用 HSDC Pro 软件采集数据
  7. 4器件配置
    1. 4.1 选项卡结构
    2. 4.2 底层控件
  8.   A ADC12DL3200EVM 疑难解答
  9.   B 可选 ADC12DL3200EVM 配置
  10.   C 修订历史记录

如果使用外部时钟(可选)

通过带通滤波器将信号发生器连接到 EVM 的 DEVCLK 输入端。此信号发生器必须使用低噪声信号发生器。TI 建议使用 Trilithic 可调带通滤波器过滤来自发生器的信号。将信号发生器配置为 0.8GHz 至 3.2 GHz 范围内所需的时钟频率。为了在使用射频信号发生器时获得最佳性能,CLK SMA 连接器的电源输入必须为 9dBm(50Ω 时为 2.2Vpp)。信号发生器必须增加到 9dB 以上,增加的量等于时钟信号路径中的任何额外衰减,例如带通滤波器的插入损耗。例如,如果滤波器插入损耗为 2dB,则信号发生器必须设置为 9dBm + 2dB = 11dBm。