返回页首

产品详细信息

参数

Sample rate (Max) (MSPS) 3200, 6400 Resolution (Bits) 12 Number of input channels 2, 1 Interface type DDR LVDS, Parallel LVDS Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Input range (Vp-p) 0.8 Power consumption (Typ) (mW) 3150 Architecture Folding Interpolating SNR (dB) 57.9 ENOB (Bits) 9 SFDR (dB) 78 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new 查找其它 高速 ADCs (>10MSPS)

特性

  • ADC 内核:
    • 12 位分辨率
    • 单通道模式下采样速率高达 6.4GSPS
    • 双通道模式下采样速率高达 3.2GSPS
  • 内部抖动技术,可产生低幅高位谐波
  • 低延迟 LVDS 接口:
    • 总延迟时间:小于 10ns
    • 多达 48 个速率为 1.6Gbps 的数据对
    • 四个 DDR 数据时钟
    • 选通信号会简化同步
  • 本底噪声(无输入,VFS = 1.0VPP-DIFF):
    • 双通道模式:–151.1dBFS/Hz
    • 单通道模式:–154.3dBFS/Hz
  • VCMI 为 0V 的缓冲模拟输入:
    • 模拟输入带宽 (–3dB):8.0GHz
    • 可用输入频率范围:>10GHz
    • 满量程输入电压(VFS,默认值):0.8VPP
  • 无噪声孔径延迟 (TAD) 调节:
    • 精确的采样控制:19fs 阶跃
    • 简化同步和交错
    • 温度和电压不变延迟
  • 简便易用的同步 特性:
    • 自动 SYSREF 计时校准
    • 样片标记时间戳
  • 功耗:3.15W

All trademarks are the property of their respective owners.

open-in-new 查找其它 高速 ADCs (>10MSPS)

描述

ADC12DL3200 是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。ADC12DL3200 在双通道模式下的最大采样速率为 3200MSPS,在单通道模式下的最大采样速率为 6400MSPS。该器件可通过编程方式在通道数(双通道模式)和奈奎斯特带宽(单通道模式)上进行权衡,方便用户开发灵活的硬件,以满足高通道数或宽瞬时信号带宽 需求。它具有 8.0GHz 的全功率输入带宽 (-3dB) 和实用的频率范围,可对频率捷变系统的 L、S、C 和 X 频带进行直接射频采样。

在延迟敏感型 应用 中或者更看重 LVDS 的简易性时,ADC12DL3200 会使用低延迟型低电压差动信号 (LVDS) 接口。该接口使用多达 48 个数据对、四个双倍数据速率 (DDR) 时钟和四个选通信号(安排在四条 12 位数据总线中)。该接口支持高达 1.6Gbps 的信号速率。选通信号可简化总线间和多个器件间的同步工作。选通信号是在内部产生的,并且 SYSREF 输入可在确定的时间将其复位。创新的同步 特性 (如无噪声孔径延迟 (TAD) 调节和 SYSREF 时间窗调节)进一步简化了多器件同步工作。

open-in-new 查找其它 高速 ADCs (>10MSPS)
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 7
类型 标题 下载最新的英文版本 发布
* 数据表 具有 LVDS 接口的 ADC12DL3200 6.4GSPS 单通道或 3.2GSPS 双通道 12 位模数转换器 (ADC) 数据表 (Rev. A) 下载最新的英文版本 (Rev.B) 2018年 10月 10日
技术文章 How to achieve fast frequency hopping 2019年 3月 3日
用户指南 Widebus LVDS Data Capture and Pattern Generator User's Guide 2018年 5月 15日
用户指南 ADC12DLxx00 Evaluation Module User Guide 2018年 5月 9日
技术文章 RF sampling: Learning more about latency 2017年 2月 9日
技术文章 Why phase noise matters in RF sampling converters 2016年 11月 28日
技术文章 How to minimize filter loss when you drive an ADC 2016年 10月 20日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
说明

ADC12DL3200 评估模块 (EVM) 用于评估 ADC12DL3200,该器件是具有 LVDS 接口的 12 位双通道 3.2GSPS 或单通道 6.4GSPS 射频采样模数转换器 (ADC)。该 EVM 具有单端交流耦合模拟输入、板载 ADC 时钟生成和功率调节电路。ADC12DL3200EVM 专为直接连接到 TSW14DL3200EVM 而设计。

通过高速数据转换器专业软件 (DATACONVERTERPRO-SW) 分析工具来提供其他支持。

特性
  • 由板载 LMX2582 时钟合成器提供时钟
  • 400 引脚 Samtec® SEARAY™ 接头通过 LVDS 接口直接连接到 TSW14DL3200EVM 数据采集解决方案
  • DATACONVERTERPRO-SW 分析工具可提供用于进行信号分析的完整环境,包括 ADC EVM 输出的数据采集和存储
用于评估模块 (EVM) 的 GUI 下载
SLVC719.ZIP (40554 KB)

软件开发

插件 下载
Abaco Systems® wideband low-latency high-speed ADC/DAC module mezzanine card
由 Abaco Systems 提供 The Abaco FMC172 module highlights the Texas Instruments low-latency ADC12DL3200 one-channel 6.4-GSPS analog-to-digital converter (ADC) in a daughtercard with an FPGA mezzanine card (FMC) connector. The combination of FMC172 >6-GHz bandwidth, high sample rate, and low latency is ideal (...)

设计工具和仿真

仿真模型 下载
SLVMCP2.ZIP (53 KB) - IBIS Model
仿真模型 下载
SLVMCP2A.ZIP (68 KB) - IBIS Model
仿真工具 下载
PSPICE® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。

除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。 

借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。

入门

  1. 申请使用 PSPICE-FOR-TI 仿真器
  2. 下载并安装
  3. 观看有关仿真入门的培训
特性
  • 利用 Cadence PSpice 技术
  • 带有一套数字模型的预装库可在最坏情形下进行时序分析
  • 动态更新确保您可以使用全新的器件型号
  • 针对仿真速度进行了优化,且不会降低精度
  • 支持对多个产品进行同步分析
  • 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
  • 可离线使用
  • 在各种工作条件和器件容许范围内验证设计,包括
    • 自动测量和后处理
    • Monte Carlo 分析
    • 最坏情形分析
    • 热分析
GERBER 文件 下载
SLVC726.ZIP (12398 KB)

CAD/CAE 符号

封装 引脚 下载
(ACF) 256 了解详情
(ALJ) 256 了解详情

订购与质量

推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持