ZHCUAG3F August   2021  – January 2024 AM2431 , AM2432 , AM2434

 

  1.   1
  2.   摘要
  3.   商标
  4. 1前言:请先阅读
    1. 1.1 如果您需要协助
    2. 1.2 重要使用说明
  5. 2套件概述
    1. 2.1 套件内容
    2. 2.2 关键特性
    3. 2.3 元件标识
    4. 2.4 BoosterPack
    5. 2.5 合规性
    6. 2.6 安全性
  6. 3电路板设置
    1. 3.1 电源要求
      1. 3.1.1 使用 USB Type-C 连接器的电源输入
      2. 3.1.2 电源状态 LED
      3. 3.1.3 电源树
      4. 3.1.4 电源序列
    2. 3.2 按钮
    3. 3.3 引导模式选择
  7. 4硬件说明
    1. 4.1  功能方框图
    2. 4.2  BoosterPack 接头
      1. 4.2.1 BoosterPack 的 Pinmux
    3. 4.3  GPIO 映射
    4. 4.4  复位
    5. 4.5  时钟
    6. 4.6  存储器接口
      1. 4.6.1 QSPI 接口
      2. 4.6.2 电路板 ID EEPROM
    7. 4.7  以太网接口
      1. 4.7.1 以太网 PHY 配置
      2. 4.7.2 以太网 PHY - 电源、时钟、复位、中断
      3. 4.7.3 以太网 RJ45 连接器中的 LED 指示
    8. 4.8  USB 2.0 接口
    9. 4.9  I2C 接口
    10. 4.10 工业应用 LED
    11. 4.11 UART 接口
    12. 4.12 eQEP 接口
    13. 4.13 CAN 接口
    14. 4.14 FSI 接口
    15. 4.15 JTAG 仿真
    16. 4.16 测试自动化接口
    17. 4.17 SPI 接口
  8. 5参考文献
    1. 5.1 参考文档
    2. 5.2 此设计中使用的其他 TI 组件
  9.   A E3 设计变更
  10.   B 修订版 A 设计变更
  11.   修订历史记录

以太网接口

注: TRM 中提供的 PRU 内部引脚多路复用映射是 PRU 原始硬件定义的一部分。但是,由于 IP 和相关固件配置提供的灵活性,这未必是硬性要求。AM65x 的第一个 PRU 实施方案在初始 SoC 集成期间交换了 MII TX 引脚,并在后续 PRU 修订版中保留了该约定,以实现固件重用。要使用 SDK 固件,请使用 SYSCONFIG 生成的 PRU 引脚映射。

该 LaunchPad 支持两个以太网 PHY,这些 PHY 端接至具有集成磁性元件的 RJ45 连接器以用于外部通信。

GUID-20210719-CA0I-P27R-VTR5-WWDPL79WWQBQ-low.png图 4-9 以太网连接

48 引脚 PHY (DP83869) 配置为可以广播千兆位操作,且其内部延迟设置为与 AM243x SoC 的内部延迟相适应。

第一个 PHY 连接到 SoC 的 PRG1/CPSW RGMII2 端口,这些端口在 SoC 中进行内部多路复用;此外,该 PHY 的 MDI 接口端接至具有集成磁性元件的 RJ45 连接器。

第二个 PHY 连接到 SoC 的 PRG1/CPSW RGMII1 端口,这些端口通过外部板载多路复用器进行多路复用,该多路复用器的选择线路由 SoC 的 GPIO (PRG_CPSW_RGMII1_MUX_SEL) 进行控制;此外该 PHY 的 MDI 接口也端接至具有集成磁性元件的 RJ45 连接器。采用 1:2 多路复用器 (TS3DDR3812RUAR) 在 PRG1 和 CPSW RGMII1 端口之间进行选择。

GUID-20210719-CA0I-GB9B-BR5T-3T87SZFJW2G8-low.png图 4-10 CPSW 或 PRG RGMII1 以太网数据多路复用器

针对这两个 PHY,为了在 PRG 和 CPSW 工作模式之间进行选择,必须从每个控制器中选择 MDIO 和 MDC 信号(这些信号在 SoC 内部进行多路复用)。

电路板上使用两个具有集成磁性元件和状态 LED 的 RJ45 连接器(Wurth 的 7499111614A)来实现以太网 10Mb/100Mb/1Gb 连接。