ZHCUAG3F August   2021  – January 2024 AM2431 , AM2432 , AM2434

 

  1.   1
  2.   摘要
  3.   商标
  4. 1前言:请先阅读
    1. 1.1 如果您需要协助
    2. 1.2 重要使用说明
  5. 2套件概述
    1. 2.1 套件内容
    2. 2.2 关键特性
    3. 2.3 元件标识
    4. 2.4 BoosterPack
    5. 2.5 合规性
    6. 2.6 安全性
  6. 3电路板设置
    1. 3.1 电源要求
      1. 3.1.1 使用 USB Type-C 连接器的电源输入
      2. 3.1.2 电源状态 LED
      3. 3.1.3 电源树
      4. 3.1.4 电源序列
    2. 3.2 按钮
    3. 3.3 引导模式选择
  7. 4硬件说明
    1. 4.1  功能方框图
    2. 4.2  BoosterPack 接头
      1. 4.2.1 BoosterPack 的 Pinmux
    3. 4.3  GPIO 映射
    4. 4.4  复位
    5. 4.5  时钟
    6. 4.6  存储器接口
      1. 4.6.1 QSPI 接口
      2. 4.6.2 电路板 ID EEPROM
    7. 4.7  以太网接口
      1. 4.7.1 以太网 PHY 配置
      2. 4.7.2 以太网 PHY - 电源、时钟、复位、中断
      3. 4.7.3 以太网 RJ45 连接器中的 LED 指示
    8. 4.8  USB 2.0 接口
    9. 4.9  I2C 接口
    10. 4.10 工业应用 LED
    11. 4.11 UART 接口
    12. 4.12 eQEP 接口
    13. 4.13 CAN 接口
    14. 4.14 FSI 接口
    15. 4.15 JTAG 仿真
    16. 4.16 测试自动化接口
    17. 4.17 SPI 接口
  8. 5参考文献
    1. 5.1 参考文档
    2. 5.2 此设计中使用的其他 TI 组件
  9.   A E3 设计变更
  10.   B 修订版 A 设计变更
  11.   修订历史记录

以太网 PHY - 电源、时钟、复位、中断

电源:由于来自 SoC PRG1 和 CPSW 域的 RGMII 信号处于 3.3V I/O 电平,因此千兆位以太网 PHY 器件 (DP83869) 由 3.3V 的 I/O 电压以及 2.5V 和 1.1V 的模拟电源供电。

时钟:两个以太网 PHY 的 25MHz 时钟均来自时钟缓冲器的输出。或者,RGMII2 PHY 可来自 SoC 的 OBSCLK0 输出,如时钟架构所示。

复位:PHY 的复位信号由 PORz_OUT 和 SoC GPIO 之间的“与”运算结果驱动。

中断:两个以太网 PHY 的中断被短接并连接到 AM243x SoC 的单个 GPIO。