ZHCU971A November   2020  – February 2022 LP8764-Q1

 

  1.   摘要
  2.   商标
  3. 1引言
  4. 2入门
    1. 2.1 入门:单 EVM
    2. 2.2 入门:多 EVM 评估
    3. 2.3 GUI 工具
  5. 3EVM 详细信息
    1. 3.1 端子块
    2. 3.2 测试点说明
    3. 3.3 配置接头
    4. 3.4 堆叠接头
    5. 3.5 连接器
    6. 3.6 DIP 开关
    7. 3.7 EVM 控制和 GPIO
  6. 4定制
    1. 4.1 更改通信接口
    2. 4.2 更改相位配置
  7. 5原理图、布局和物料清单
  8. 6其他资源
  9. 7修订历史记录

DIP 开关

PCB 背面有三个 DIP 开关 S1、S2 和 S3。S1 和 S2 开关允许用户断开电平转换器与 PMIC GPIO 或串行端口的连接。电平转换器在 MCU 侧有上拉电阻,如果配置在高阻抗状态下,会导致 GPIO 信号出现不必要的高电平状态。S3 开关用于在多 PMIC/层叠用例中为目标器件配置芯片选择。有关开关说明,请参阅表 3-7

表 3-7 DIP 开关
开关 引脚 信号线
S1 1-16 SDA_I2C1/SDI_SPI
2-15 SCL_I2C1/SCK_SPI
3-14 SDA_I2C2/SDO_SPI
4-13 SCL_I2C2/CS_SPI
5-12 GPIO1
6-11 GPIO2
7-10 GPIO3
8-9 GPIO4
S2 1-16 GPIO5
2-15 GPIO6
3-14 GPIO7
4-13 GPIO8
5-12 GPIO9
6-11 GPIO10
7-10 未连接
8-9 nINT
S3 1-12 CS5
2-11 CS4
3-10 CS3
4-9 CS2
5-8 CS1
6-7 GPIO2