ZHCU877C May   2021  – December 2025

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 器件信息
  6. 2硬件
    1. 2.1 EVM 版本和组件型号
    2. 2.2 重要使用说明
    3. 2.3 系统说明
      1. 2.3.1 功能方框图
      2. 2.3.2 加电/断电过程
        1. 2.3.2.1 加电过程
        2. 2.3.2.2 断电过程
      3. 2.3.3 外设和主要元件描述
        1. 2.3.3.1  计时
          1. 2.3.3.1.1 以太网 PHY 时钟
          2. 2.3.3.1.2 AM64x SoC 时钟
        2. 2.3.3.2  复位
        3. 2.3.3.3  电源
          1. 2.3.3.3.1 电源输入
          2. 2.3.3.3.2 用于电源输入的 USB Type-C 接口
          3. 2.3.3.3.3 电源故障指示
          4. 2.3.3.3.4 电源
          5. 2.3.3.3.5 电源时序
          6. 2.3.3.3.6 电源
        4. 2.3.3.4  配置
          1. 2.3.3.4.1 引导模式
        5. 2.3.3.5  JTAG
        6. 2.3.3.6  测试自动化
        7. 2.3.3.7  UART 接口
        8. 2.3.3.8  存储器接口
          1. 2.3.3.8.1 LPDDR4 接口
          2. 2.3.3.8.2 MMC 接口
            1. 2.3.3.8.2.1 Micro SD 接口
            2. 2.3.3.8.2.2 WiLink 接口
            3. 2.3.3.8.2.3 OSPI 接口
            4. 2.3.3.8.2.4 板 ID EEPROM 接口
        9. 2.3.3.9  以太网接口
          1. 2.3.3.9.1 DP83867 PHY 默认配置
          2. 2.3.3.9.2 DP83867 – 电源、时钟、复位、中断和 LED
          3. 2.3.3.9.3 工业应用 LED
        10. 2.3.3.10 USB 3.0 接口
        11. 2.3.3.11 PRU 连接器
        12. 2.3.3.12 用户扩展连接器
        13. 2.3.3.13 MCU 连接器
        14. 2.3.3.14 中断
        15. 2.3.3.15 I2C 接口
        16. 2.3.3.16 IO 扩展器 (GPIO)
  7. 3硬件设计文件
  8. 4合规信息
    1. 4.1 法规遵从性
  9. 5其他信息
    1. 5.1 已知问题
      1. 5.1.1 问题 1:LP8733x LDO0 和 LDO1 超出最大输出电容规范
      2. 5.1.2 问题 2:LP8733x 输出电压为 0.9V,超出 AM64x VDDR_CORE 最大电压规格 0.895V
      3. 5.1.3 问题 3 - MMC0 上的 SDIO 器件需要注意布线长度,以满足接口时序要求
      4. 5.1.4 问题 4 - 在压力条件下的 LPDDR4 数据速率限制
      5. 5.1.5 问题 5 - 垃圾字符
      6. 5.1.6 问题 6 - 测试断电信号悬空
      7. 5.1.7 问题 7 - uSD 引导无法正常工作
    2.     商标
    3.     65
  10. 6修订历史记录
DP83867 PHY 默认配置

DP83867 PHY 使用四级电阻器 strap 配置,可生成四种不同的电压范围。电阻器连接到 RX 数据和控制引脚,它们通常由 PHY 驱动,是 AM64x 的输入。每种模式的电压范围如下所示。

模式 1 - 0V 至 0.3234V

模式 2 - 0.462V 到 0.6303V

模式 3 - 0.7425V 到 0.9372V

模式 4 - 2.2902V 到 2.904V

DP83867 器件包括内部下拉电阻器。选择外部拉电阻器的值,为 AM64x 的引脚提供尽可能接近接地或 3.3V 的电压。图 2-19 中显示了 Strap 配置。表 2-19 中提供了 strap 配置值

表 2-19 Strap 配置值
模式 目标电压 理想 Rhi
(k Ω)
理想 Rlo
(k Ω)
Vmin(V) Vtyp(V) Vmax(V)
1 0 0 0.098 * VDDIO 断开 断开
2 0.140 * VDDIO 0.165 * VDDIO 0.191 * VDDIO 10 2.49
3 0.225 * VDDIO 0.255 * VDDIO 0.284 * VDDIO 5.76 2.49
4 0.694 * VDDIO 0.763 * VDDIO 0.886 * VDDIO 2.49 断开

CPSW PHY-1 和 CPSW PHY-2 实现了地址 strap 配置,分别用于设置地址 -00000 (0h) 和 00001(01h)。默认情况下,由于 strap 配置引脚具有内部下拉电阻器,所有 strap 配置引脚均提供了上拉和下拉占用空间,除了 LED_0。LED_0 用于镜像启用,默认情况下设为模式 1,模式 4 不适用,模式 2、模式 3 选项不能满足要求。表 2-20表 2-21 中提供了 CPSW RGM I 1Ethernet PHY 和 CPSW RGMII1 以太网 PHY 的默认 strap 设置。

SK-AM64 SK-AM64B CPSW 以太网 PHY-1 Strap 设置图 2-19 CPSW 以太网 PHY-1 Strap 设置
SK-AM64 SK-AM64B CPSW 以太网 PHY-2 Strap 设置图 2-20 CPSW 以太网 PHY-2 Strap 设置
表 2-20 CPSW RGMII-1 以太网 PHY 的默认 Strap 设置
Strap 设置 引脚名称 Strap 功能 PRG1_PRU1、PRG1_PRU0 的模式 PRG1 的 Strap 功能值 说明
PHY 地址 RX_D2 PHY_AD3 1 0 PHY 地址:0000
PHY_AD2 1 0

RX_D0

PHY_AD1 1 0
PHY_AD0 1 0
自动协商 RX_DV/RX_CTRL 自动协商 3 0 自动协商禁用 = 0
运行模式 LED2 RGMII 时钟偏差 TX[1] 5 0 RGMII TX 时钟偏差设为 0ns
RGMII 时钟偏差 TX[0] 5 0
LED_1 RGMII 时钟偏差 TX[2] 5 1
ANEG_SEL 1 0 通告能力 10/100/1000
LED_0 镜像启用 1 0 镜像启用已禁用
GPIO_1 RGMII 时钟偏差 RX[2] 1 0 RGMII RX 时钟偏差设为 2ns
RGMII 时钟偏差 TX[1] 1 0
GPIO_0 RGMII 时钟偏差 RX[0] 1 0
表 2-21 CPSW RGMII-2 以太网 PHY 的默认 strap 设置
Strap 设置 引脚名称 Strap 功能 PRG1_PRU1、PRG1_PRU0 的模式 PRG0 和 PRG1 的 Strap 功能值 说明
PHY 地址 RX_D2 PHY_AD3 1 0 PHY 地址:0001
PHY_AD2 1 0

RX_D0

PHY_AD1 2 0
PHY_AD0 2 1
自动协商 RX_DV/RX_CTRL 自动协商 3 0 自动协商禁用 = 0
运行模式 LED2 RGMII 时钟偏差 TX[1] 5 0 RGMII TX 时钟偏差设为 0ns
RGMII 时钟偏差 TX[0] 5 0
LED_1 RGMII 时钟偏差 TX[2] 5 1
ANEG_SEL 1 0 通告能力 10/100/1000
LED_0 镜像启用 1 0 镜像启用已禁用
GPIO_1 RGMII 时钟偏差 RX[2] 1 0 RGMII RX 时钟偏差设为 2ns
RGMII 时钟偏差 TX[1] 1 0
GPIO_0 RGMII 时钟偏差 RX[0] 1 0