ZHCSY95A May   2025  – September 2025 TPS37100

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 时序要求
    8. 6.8 时序图
    9. 6.9 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 输入电压 (VDD)
        1. 7.3.1.1 欠压锁定 (VPOR < VDD < UVLO)
        2. 7.3.1.2 上电复位 (VDD < VPOR)
      2. 7.3.2 SENSE
        1. 7.3.2.1 可调电压阈值
        2. 7.3.2.2 SENSE 迟滞
        3. 7.3.2.3 反极性保护
      3. 7.3.3 输出逻辑配置
        1. 7.3.3.1 开漏
        2. 7.3.3.2 低电平有效(OUT A 和 OUT B)
      4. 7.3.4 用户可编程释放延时时间
        1. 7.3.4.1 置为无效延时时间配置
      5. 7.3.5 用户可编程检测延迟
        1. 7.3.5.1 检测延时时间配置
      6. 7.3.6 模拟输出
      7. 7.3.7 内置自检
        1. 7.3.7.1 锁存
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计 1:非电池电源监控
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 功率损耗和器件运行
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
      3. 8.4.3 爬电距离
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

引脚配置和功能

TPS37100 DYY 封装、14 引脚 SOT-23、TPS37100(顶视图)图 5-1 DYY 封装、
14 引脚 SOT-23、TPS37100(顶视图)
TPS37100 DYY 封装、14 引脚 SOT-23、TPS37102(顶视图)产品预览图 5-2 DYY 封装、
14 引脚 SOT-23、TPS37102(顶视图)产品预览
表 5-1 引脚功能
引脚TPS37100TPS37102I/O说明
名称编号编号
VDD11I输入电源电压:电源电压引脚。对于有噪声的系统,请使用 0.1µF 电容器旁路至 GND。
SENSE33I检测电压:将此引脚连接到必须监控的电源轨。有关详细信息,请参阅节 7.3.2。检测拓扑:过压 (OV) 或欠压 (UV) 或窗口 (OV + UV)
OUT A55O输出 A:OUT A 置为有效因配置而异,如节 4 所示。有关过压和欠压行为的详细信息,请参阅节 7.3.2。低电平有效开漏输出需要一个外部上拉电阻器。有关开漏输出的详细信息,请参阅节 7.3.3。输出拓扑:开漏低电平有效
OUT B77O输出 B:OUT B 置为有效因配置而异,如节 4 所示。有关过压和欠压行为的详细信息,请参阅节 7.3.2。低电平有效开漏输出需要一个外部上拉电阻器。有关开漏输出的详细信息,请参阅节 7.3.3。输出拓扑:开漏低电平有效
BIST-8O内置自检:当 BIST_EN 引脚上出现逻辑高电平输入时,BIST 置为有效,这将启动内部 BIST 测试。BIST 在 tBIST 时间后恢复,表示 BIST 成功完成。如果在 BIST 期间出现故障,BIST 保持置为有效的时间会长于 tBISTBIST 低电平有效开漏输出需要一个外部上拉电阻器。有关详细信息,请参阅节 7.3.7
GND99-接地。GND 引脚必须以电气方式连接到电路板接地。
AOUT1010O模拟输出:AOUT 输出是调节后的 SENSE 引脚电压。TPS37100 可以通过 AEN 引脚启用或禁用模拟输出。TPS37102 无法启用或禁用模拟输出,它处于默认配置状态,如表 4-1 所示。AOUT 需要 0.1µF 以确保输出稳定性。有关详细信息,请参阅节 7.3.6
AEN11-I模拟输出启用:启用或禁用 AOUT 引脚。逻辑高电平输入会启用 AOUT。逻辑低电平会禁用 AOUT。AEN 引脚具有一个内部 100kΩ 下拉电阻器。
BIST_EN-11I内置自检使能:BIST_EN 上必须出现上升沿输入才能启动 BIST。对于在配置中启用了锁存的型号(如节 4所示),BIST_EN 会启用或禁用 OUT A 上的锁存。有关详细信息,请参阅节 7.3.7
CTR1212-释放延时时间:CTR 启用输出 OUT A 和 OUT B 的用户可编程释放延时时间。连接一个外部电容器以实现可调节的延时时间,或使引脚悬空以实现最短延迟。有关详细信息,请参阅节 7.3.4
CTS1313-检测延时时间:CTS 启用输出 OUT A 和 OUT B 的用户可编程检测延时时间。启用 CTS 时,连接一个外部电容器以实现可调节的延时时间,或使引脚悬空以实现最短延迟。有关详细信息,请参阅节 7.3.5
NC2、4、6、8、142、4、6、14-NC 表示“无连接”。引脚可以保持悬空。