ZHCSXY0 March   2025 TPS65214

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 BUCK1 转换器
    6. 5.6 BUCK2、BUCK3 转换器
    7. 5.7 通用 LDO(LDO1、LDO2)
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  上电时序
      2. 6.3.2  下电时序
      3. 6.3.3  按钮和使能输入 (EN/PB/VSENSE)
      4. 6.3.4  通过 I2C 命令发出的关断请求
      5. 6.3.5  首次电源检测 (FSD)
      6. 6.3.6  具有自动上电功能时的输入电压压摆率
      7. 6.3.7  降压转换器(Buck1、Buck2 和 Buck3)
      8. 6.3.8  线性稳压器(LDO1 和 LDO2)
      9. 6.3.9  复位到 SoC (nRSTOUT)
      10. 6.3.10 中断引脚 (nINT)
      11. 6.3.11 PWM/PFM 和低功耗模式 (MODE/STBY)
      12. 6.3.12 通用输入/输出和电压选择引脚 (GPIO/VSEL)
      13. 6.3.13 通用输出和 nWAKEUP (GPO/nWAKEUP)
      14. 6.3.14 通过 I2C 命令发出 RESET 请求
      15. 6.3.15 寄存器访问控制
      16. 6.3.16 与 I2C 兼容的接口
        1. 6.3.16.1 数据有效性
        2. 6.3.16.2 启动和停止条件
        3. 6.3.16.3 传送数据
    4. 6.4 器件功能模式
      1. 6.4.1 运行模式
        1. 6.4.1.1 关断状态
        2. 6.4.1.2 INITIALIZE 状态
        3. 6.4.1.3 运行状态
        4. 6.4.1.4 STBY 状态
        5. 6.4.1.5 休眠状态
        6.       44
        7. 6.4.1.6 故障处理
    5. 6.5 用户寄存器
    6. 6.6 器件寄存器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 典型应用示例
      2. 7.2.2 设计要求
      3. 7.2.3 详细设计过程
        1. 7.2.3.1 Buck1、Buck2、Buck3 设计过程
        2. 7.2.3.2 LDO1、LDO2 设计过程
        3. 7.2.3.3 VSYS、VDD1P8
        4. 7.2.3.4 数字信号设计过程
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1. 10.1 封装选项附录
    2. 10.2 卷带包装信息

通用输入/输出和电压选择引脚 (GPIO/VSEL)

TPS65214 GPIO/VSEL 引脚功能可以通过 MFP_1_CONFIG 寄存器中的 GPIO_VSEL_CONFIG 位进行配置。

警告: GPIO_VSEL_CONFIG 在运行期间不得更改。

GPIO/VSEL 配置为“GPIO”:

如果配置为“GPIO”,则该引脚可通过 GENERAL_CONFIG 寄存器中的 GPIO_CONFIG 位配置为输入或输出。GPIO 配置位在器件运行期间可更改。

  • 当配置为输入时,引脚电平可用作序列输入,并由 GPIO_SEQUENCE_SLOT 寄存器分配时隙,并具有相应的时隙持续时间。内部序列发生器等待 GPIO/VSEL 引脚达到 GPIO_SEQUENCE_POLARITY 位配置的开启状态,然后再继续执行电源序列。如果该引脚未在 80ms 内达到 ON 状态,器件会设置 TIMEOUT 位并转换到 INITIALIZE 状态。
  • 当配置为输出时,该引脚可用于对外部电源轨排序。该引脚可以包含在序列中,或者在 GENERAL_CONFIG 寄存器中写入 GPIO_EN 位通过 I2C 接口进行控制。如果激活,GPIO 将释放为高电平。极性无法更改。

GPIO/VSEL 配置为“VSEL”:

如果配置为“VSEL”,则引脚电平会用于通过 MFP_1_CONFIG 寄存器中的 VSEL_RAIL 位来设置 Buck1 或 Buck3 的输出电压。下表显示了各种组合。

警告: VSEL 功能需要进行硬接线,并且在运行期间不得更改。

表 6-6 GPIO/VSEL 配置选项
GPIO_VSEL_CONFIG GPIO_CONFIG VSEL_RAIL PIN 状态 输出 (V) 电源轨
0:GPIO 0 = output X GPIO_EN VIO GPIO
0:GPIO 1 = input X 外部驱动 不适用 GPIO
1:VSEL X 0 = Buck1 0 BUCK1_VOUT BUCK1
1:VSEL X 0 = Buck1 开路 0.75V BUCK1
1:VSEL X 0 = Buck1 1 1.1V BUCK1
1:VSEL X 1 = Buck3 0 BUCK3_VOUT BUCK3
1:VSEL X 1 = Buck3 开路 1.1V BUCK3
1:VSEL X 1 = Buck3 1 1.2V BUCK3