ZHCSXY0 March 2025 TPS65214
ADVANCE INFORMATION
TPS65214 能够实现灵活的电源轨时序控制。电源轨(包括:用于外部电源轨的 GPO 与 GPIO 以及 nRSTOUT 引脚)的顺序由 NVM 定义。在启动上电序列之前,该器件会检查是否所有电源轨上的电压都降至 SCG 阈值以下,从而避免启动到预偏置电源轨。该序列基于时序。此外,前一个电源轨必须已超过 UV 阈值,否则不会启用后一个电源轨。如果已屏蔽 UV,则即使未达到 UV 阈值,也会继续执行序列。对于配置为 LSW 模式的 GPO、GPIO 以及 LDO,不受欠压监控,因此它们的输出不会限制后续电源轨。
如果由于电源轨上未屏蔽的故障而导致序列中断,则器件会断电。TPS65214 会尝试再上电两次。如果这两次重试均未能进入 ACTIVE 状态,则器件会保持 INITIALIZE 状态,直至 VSYS 下电后重新上电。建议让该重试计数器保持激活状态,但可通过设置 INT_MASK_UV 寄存器中 MASK_RETRY_COUNT 位的方式禁用。设置后,器件会尝试无限次重试。
TPS65214 允许配置独立于上电顺序的断电序列。在非易失性存储器中配置这些序列。
初始上电时,器件会监控 VSYS 电源电压,仅当 VSYS 超过 VSYSPOR_Rising 阈值时才允许上电并转换到 INITIALIZE 状态。
上电序列配置如下:
ON 请求会进行抗尖峰脉冲处理,避免在噪声情况下触发。对于从抗尖峰脉冲到序列第一个时隙所需时间,通过 tON_DLY 给出。图 6-2 为一个上电序列示例。
如需了解导通请求相关更多详情,可参阅 按钮和使能输入 (EN/PB/VSENSE)。