ZHCSX23B September   2024  – September 2025 TPLD1201-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 电源电流特性
    7. 5.7 开关特性
    8. 5.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 I/O 引脚
        1. 7.3.1.1 输入模式
        2. 7.3.1.2 输出模式
        3. 7.3.1.3 上拉或下拉电阻器:
      2. 7.3.2 连接多路复用器
      3. 7.3.3 可配置使用逻辑块
        1. 7.3.3.1 2 位 LUT 宏单元
        2. 7.3.3.2 3 位 LUT 宏单元
        3. 7.3.3.3 2 位 LUT 或 D 触发器或锁存器宏单元
        4. 7.3.3.4 具有设置或复位宏单元的 3 位 LUT 或 D 触发器或锁存器
        5. 7.3.3.5 3 位 LUT 或管道延迟宏蜂窝
        6. 7.3.3.6 4 位 LUT 或 8 位计数器或延迟宏单元
      4. 7.3.4 8 位计数器和延迟发生器 (CNT/DLY)
        1. 7.3.4.1 延迟模式
        2. 7.3.4.2 边沿检测器模式
        3. 7.3.4.3 复位计数器模式
      5. 7.3.5 可编程抗尖峰脉冲滤波器或边沿检测器宏单元
      6. 7.3.6 可选频率振荡器
        1. 7.3.6.1 振荡器电源模式
      7. 7.3.7 模拟比较器 (ACMP)
      8. 7.3.8 电压基准 (VREF)
    4. 7.4 器件功能模式
      1. 7.4.1 上电复位
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

上拉或下拉电阻器:

所有 I/O 引脚都可以选择连接到引脚结构的用户可选电阻器。这些电阻器的可选阻值为 10kΩ、100kΩ 和 1MΩ。内部电阻器可以配置为上拉电阻器或下拉电阻器。在 InterConnect Studio 中进行设计时,设计中未使用的任何引脚默认配置为连接一个 1MΩ 的下拉电阻器。此外,在上电事件之后,所有端口都处于高阻态,直到上电复位序列完成。

表 7-1 引脚配置选项
GPIO IO 选择 OE IO 选项 电阻器 电阻值
IN0 未使用的引脚 下拉 1MΩ
数字输入 0 不具有施密特触发的数字输入
具有施密特触发的数字输入
低电压数字输入
悬空
下拉 10kΩ
100kΩ
1MΩ
注意:GPI/IN0 还具有在上电时复位器件的选项。与 POR 不同,外部复位将仅复位内部逻辑和布线、输入和输出。NVM 将保持其先前状态。如果 GPI 复位已启用,请确保输入模式设置为不带施密特触发的数字输入。
用户可为“外部复位”选择 已禁用电平敏感边沿触发
当选择 电平敏感 时,如果输入为高电平,则器件处于复位模式,此时所有内部器件都复位。当该引脚变为低电平时,器件将开始上电复位序列。
当选择 Edge triggered 时,边沿检测器可配置为上升沿或下降沿,并且 GPI/IN0 上的边沿会复位器件并开始上电复位序列。
IO1、IO2 未使用的引脚 下拉 1MΩ
数字输入 0 不具有施密特触发的数字输入
具有施密特触发的数字输入
低电压数字输入
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
数字输出 1 推挽(1X、2X) 悬空
开漏 NMOS(1X、2X)
开漏 PMOS(1X、2X)
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
数字输入/输出 0 模拟输入
1 开漏 NMOS(1X、2X) 悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
模拟输入/输出 模拟输入/输出 悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
IO4、IO7 未使用的引脚 下拉 1MΩ
数字输入

0

不具有施密特触发的数字输入
具有施密特触发的数字输入
低电压数字输入
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
数字输出

1/0

推挽(1X、2X) 悬空
开漏 NMOS(1X、2X)
三态输出(1X、2X)
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
数字输入/输出 0 不具有施密特触发的数字输入
具有施密特触发的数字输入
低电压数字输入
模拟输入(仅限 IO4)
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
1 推挽(1X、2X)
开漏 NMOS(1X、2X)
与上面共享
模拟输入/输出 模拟输入/输出 悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
IO5、IO6、IO9 未使用的引脚 下拉 1MΩ
数字输入 0 不具有施密特触发的数字输入
具有施密特触发的数字输入
低电压数字输入
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ
数字输出 1 推挽(1X、2X) 悬空
开漏 NMOS(1X、2X)
开漏 PMOS(1X、2X)
悬空
上拉 10kΩ
100kΩ
1MΩ
下拉 10kΩ
100kΩ
1MΩ