ZHCSOL2 December 2025 ADS125P08
PRODUCTION DATA
ADS125P08 需要主时钟 (CLK),ADC 才能运行。如 图 7-8 所示,ADC 的时钟通过以下两种方式之一提供:
时钟分频器将外部时钟频率 fCLKIN 除以系数 1、2、8 或 16,以生成主时钟频率 fCLK,如 图 7-8 所示。使用 CLK_DIV[1:0] 位配置时钟分频器。有关详细信息,请参阅 外部时钟 部分。
内部振荡器的频率会自动缩放至由 SPEED_MODE[1:0] 位选择的速度模式。有关详细信息,请参阅 内部振荡器 部分。
Δ-Σ ADC 的调制器时钟源自主时钟。时钟分频器将主时钟频率 (fCLK) 除以系数 2,从而产生调制器频率 (fMOD = fCLK / 2),并且占空比为 50%。
fCLK 的标称值在速度模式 3 下为 25.6MHz,在速度模式 2 下为 12.8MHz,在速度模式 1 下为 3.2MHz,在速度模式 0 下为 1.6MHz。表 7-8 展示了最小 OSR 设置下对应速度模式和相应数据速率的标称时钟频率。
| SPEED_MODE[1:0] 位 | 速度模式 | 标称时钟频率 (MHz) | 最大额定数据速率 (kSPS) |
|---|---|---|---|
| 11b | 速度模式 3 | 25.6 | 1066.6 |
| 10b | 速度模式 2 | 12.8 | 533.3 |
| 01b | 速度模式 1 | 3.2 | 133.333 |
| 00b | 速度模式 0 | 1.6 | 66.67 |
在使用 CLK_SEL 位更改时钟源之前,将器件置于断电模式,以防止时钟切换过程中出现时钟尖峰脉冲。从外部时钟源切换到内部振荡器时,在器件切换到内部主振荡器后,保持外部时钟继续运行。