ZHCSOL2 December 2025 ADS125P08
PRODUCTION DATA
图 8-1 显示 ADS125P08 的基本接口连接。
大多数微控制器 SPI 外设都可以与器件接口。该接口在 SPI 模式 1 下工作,其中 CPOL = 0 且 CPHA = 1。在 SPI 模式 1 下,SCLK 在空闲状态下保持低电平,并且数据仅在 SCLK 上升沿进行传输或更改;数据在 SCLK 下降沿进行锁存或读取。
(可选)如果需要通过中断指示新数据已就绪,可将专用 DRDY 引脚路由到主机控制器下降沿触发的、支持中断的 GPIO。默认情况下,DRDY/GPIO1 引脚已配置为 DRDY 输出 (GPIO1_CFG[1:0] = 11b)。或者,可以通过将 GPIO1_CFG[1:0] 位设置为 00b 来禁用 DRDY/GPIO1 引脚,从而减少需要隔离的连接数量。
如果除了通过故障标志指示故障之外,还希望通过引脚指示故障,则可以将 FAULT 引脚连接到主机控制器。为此,请将 GPIO3/FAULT 引脚配置为 FAULT 输出 (GPIO3_CFG[1:0] = 11b)。
或者,将 47Ω 电阻器与所有数字输入和输出引脚串联。该电阻可使急剧变化的信号转换变得平滑,抑制过冲,并提供一定的过压保护。必须注意满足所有 SPI 时序要求,因为额外的电阻器与数字信号线上的总线电容相互作用。
如果在器件或微控制器加电期间需要驱动特定信号电平,可以将上拉或下拉电阻置于数字输入和输出信号线上。