ZHCSOL2 December 2025 ADS125P08
PRODUCTION DATA
ADS125P08 是一款多路复用、高性能 24 位 Δ-Σ 模数转换器 (ADC),集出色的直流精度和交流精度于一体。器件经过优化,可提供高分辨率和低功耗。集成的高阻抗输入缓冲器和基准缓冲器可简化驱动器要求。
功能方框图 展示了 ADS125P08 的特性。
在输入多路复用器 (Mux) 之后,器件具有两个用于正负 ADC 输入的高阻抗轨到轨输入缓冲器。
Δ-Σ 调制器生成与信号幅度成比例的低分辨率、高频数据。调制器内的噪声整形会将低分辨率数据的量化噪声移至带外频率范围内,在此范围内通过数字滤波器去除噪声。通带内剩余的噪声为白噪声,由数字滤波器降低。数字滤波器同时对调制器数据进行抽取和滤除,以便提供高分辨率的最终输出数据。调制器采用三阶多位 Δ-Σ 设计,根据差分基准 VREF = (VREFP –VREFN) 衡量差分输入信号 VIN = (VAINP –VAINN)。
数字滤波器具有多种滤波器配置:sinc3、sinc4、sinc4 后跟级联 sinc1 级选项 (sinc4 + sinc1) ,以及 50/60Hz 陷波滤波器选项,可在噪声性能和延迟之间进行优化。可编程过采样率 (OSR) 与四种速度模式相结合,可优化带宽、分辨率和器件功耗的选择。
ADS125P08 配备一个通道序列发生器,后者会自动逐步调试配置的多路复用器输入,选择这些输入进行测量并启动 ADC 转换。该器件还具有 FIFO(先入先出)缓冲器,用于存储 ADC 转换结果和状态信息,直到主机控制器准备好从器件读取数据。
SPI 兼容串行接口用于配置器件和读取转换数据。该接口具有菊花链功能,可为多通道系统实现便捷的连接。集成的循环冗余校验 (CRC) 错误监控可提高系统级可靠性。
ADS125P08 的主时钟由内部 25.6MHz 振荡器或 CLKIN 引脚上提供的外部时钟提供。START 引脚同步数字滤波器过程。RESET 引脚复位 ADC。DRDY 是转换数据就绪输出信号。
电源电压 AVDD 通过内部稳压器 (CAPA) 为输入缓冲器、输入采样开关和调制器供电。电源电压 IOVDD 是数字 I/O 电压,它还使用内部稳压器 (CAPD) 为数字内核供电。内部稳压器可在提供一致性能水平的同时更大限度地降低总体功耗。
该器件集成了多种监控和诊断功能,可缓解和检测随机硬件故障,从而帮助开发功能安全的系统,例如:
该器件提供多达八个具有基于 AVDD 的逻辑电平的 GPIO(模拟 GPIO:AGPIO0 到 AGPIO7),以及多达四个具有基于 IOVDD 的逻辑电平的 GPIO(GPIO0 到 AGPIO3)。GPIO0 也可以配置为 START 输入,GPIO1 默认配置为 DRDY 输出,GPIO2 可以配置为 CLKIN 输入,GPIO3 可以配置为 FAULT 输出。