ZHCSOL2 December 2025 ADS125P08
PRODUCTION DATA
| 最小值 | 最大值 | 单位 | ||
|---|---|---|---|---|
| tc(SC) | SCLK 周期 | 40 | 1/(4 fDATA) | ns |
| tw(SCL) | 脉冲持续时间,SCLK 低电平 | 10 | ns | |
| tw(SCH) | 脉冲持续时间,SCLK 高电平 | 20 | ns | |
| td(CSSC) | 延迟时间,CS 下降沿后的第一个 SCLK 上升沿 | 5 | ns | |
| td(SCCS) | 延迟时间,最后一个 SCLK 下降沿后的 CS 上升沿 | 5 | ns | |
| tw(CSH) | 脉冲持续时间,CS 为高电平 | 5 | ns | |
| td(FIFORD) | 后续 FIFO 读取帧之间的延迟时间 | 5 | tCLK | |
| tsu(DI) | 建立时间,SCLK 下降沿前的 SDI 有效 | 3 | ns | |
| th(DI) | 保持时间,SDI 在 SCLK 下降沿后有效 | 4 | ns | |
| td(fr2fr) | 3 线制 SPI 模式下帧之间的延迟时间 | 5 | ns | |
| th(DIIR) | 保持时间,SDI 高电平强制接口重新同步(仅限 3 线 SPI 模式)。接口重新同步发生在 SDI 再次处于低电平的第一个 SCLK 下降沿。 | 63 | tSCLK | |
| td(RSSC) | 延迟时间,RESET 上升沿之后或使用 SPI 复位模式或 RESET[7:0] 位字段复位软件之后到 SPI 通信启动 | 500 | µs | |
| td(POR) | 延迟时间,IOVDD 加电后的第一个 SCLK 上升沿(= IOVDD 越过最小 IOVDD 电压后) | 5 | ms | |
| tw(STL) | 脉冲持续时间,START 低电平 | 4 | tCLK | |
| tw(STH) | 脉冲持续时间,START 高电平 | 4 | tCLK | |
| tsu(STCL) | 建立时间,START 切换到 CLKIN 上升沿(1) | 9 | ns | |
| th(STCL) | 保持时间,CLKIN 上升沿到 START 切换(1) | 9 | ns | |
| tsu(STFS) | 建立时间,START 下降沿或设置 STOP 位到 FSYNC 上升沿,旨在停止下一次转换(启动/停止转换模式) | 24 | tCLK | |
| tw(RSL) | 脉冲持续时间,RESET 低电平 | 4 | tCLK | |
| th(DIRS1) | 保持时间,SDI 高电平,以使用 RESET 模式强制器件复位。器件复位发生在 SDI 再次处于低电平的第一个 SCLK 下降沿。 | 1023 | tSCLK | |
| th(DIRS2) | 保持时间,SDI 高电平,以使用 RESET 模式强制器件复位。器件复位发生在 CS 上升沿(仅限 4 线 SPI 模式)。 | 1024 | tSCLK | |