ZHCSOL2 December 2025 ADS125P08
PRODUCTION DATA
虽然输入和输出数据速率相同(趋稳时),但两者之间存在偏斜,因为并联滤波器需要时间来处理输入。表 7-37 显示了由于后置滤波器中的内部处理而导致 DRDY 转换的额外延迟,表 7-38 显示了不同后置滤波器配置的趋稳时间。
| 平均值数量 | MODCLK 中的 DRDY 延迟时间 | |
|---|---|---|
| PF 阶数 1 | PF 阶数 3 | |
| 4 | 5 | 15 |
| 8 | 9 | 27 |
| 16 | 17 | 51 |
| 平均值数量 | PF 阶数 1 | PF 阶数 3 |
|---|---|---|
| 4 | 第 4 个数据已趋稳 | 第 10 个数据已趋稳 |
| 8 | 第 8 个数据已趋稳 | 第 22 个数据已趋稳 |
| 16 | 第 16 个数据已趋稳 | 第 46 个数据已趋稳 |
使用后置滤波器时 DRDY 引脚的行为由 DRDY_CFG[1:0] 位设置,以便在每次完成转换后或在每个序列步骤之后或在序列完成之后进行转换,有关详细信息,请参阅自动序列发生器和 DRDY 行为 部分。但是,在序列发生器启动后,当启用并行后置滤波器并选择后置滤波器输出作为数据输出 (PFn_BYPASS =0) 时,只有后置滤波器已按照表 7-38 中的定义趋稳时,DRDY 才会首次转换。此后,DRDY 会按照 DRDY_CFG[1:0] 位的定义进行转换,但会有表 7-37 中指定的额外延迟。表 7-37 中所示的额外延迟会增加校准引擎的固有延迟,该延迟在主滤波器趋稳后(即在 sinc4 情况下,每 4 个 ADC 转换结果之后)插入一次,作为恒定延迟 6.5 个调制器时钟周期。例如,如果是 4 个平均值和后置滤波器阶数 1,则每个 DRDY 转换相对于 ADC 稳定转换结果完成的总延迟为 6.5 + 5 = 11.5 个调制器时钟周期。图 7-34 展示了平均值数量 = 4、PF 阶数 = 1 且 channel_num = 8 时的配置行为。在本例中,第一次 DRDY 转换发生在第 25 个 ADC 数据之后,请参阅图 7-34。