ZHCSOL2 December 2025 ADS125P08
PRODUCTION DATA
启动或重新启动转换时,数字滤波器会复位并需要一段时间才能提供稳定的输出数据。该时间称为延迟时间 tLATENCY。ADS125P08 会在内部隐藏不稳定的数据,仅通过 DRDY 下降沿或 DRDY 位来指示稳定的转换数据何时可用。表 7-15 和表 7-12 总结了各种速度模式和数字滤波器设置的延迟时间。延迟时间从寄存器写入帧的 CS 上升沿(其中 START 位在空闲模式下设置为 1b,或 START 引脚的置为有效/上升沿)到第一个 DRDY 下降沿之间进行测量。由于 SPI 时钟域中的 CS 信号由在调制器时钟域上运行的数字滤波器逻辑锁存,因此所提供的延迟时间具有 ±1 tMOD.的不确定性。第二次和所有后续转换的转换周期等于 tDATA = 1/fDATA = OSR/fMOD,如图 7-11 所示。
在某些情况下,延迟时间会增加:
此外,可以添加可编程延迟时间,在设置 START 位后(或 START 引脚上升沿之后)延迟转换周期的开始。该延迟时间允许外部元件(例如退出待机模式后的电压基准)稳定,或在通过多路复用器切换信号时产生额外的稳定时间。如图 7-11 所示,延迟时间仅添加到转换开始后的第一次转换,或者在序列发生器处于活动状态时,在每个新序列步骤开始时添加到第一次转换。在序列发生器运行时,可以为每个单独的序列步骤独立配置可编程延迟时间。有关可编程延迟时间的详细信息,请参阅转换开始延迟时间 一节。
有关使用序列发生器时的延时和稳定的更多详细信息,另请参阅自动序列发生器和 DRDY 行为 一节。