ZHCAEV9 December   2024 AM62D-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
    1. 1.1 将二进制文件加载到 AM62D
  5. 2处理器内核基准测试
    1. 2.1 C7x DSP 基准测试
      1. 2.1.1 快速傅里叶变换
      2. 2.1.2 数字信号处理
        1. 2.1.2.1 FIR
        2. 2.1.2.2 级联双二阶滤波器
        3. 2.1.2.3 点积
      3. 2.1.3 数学运算
    2. 2.2 在 A53 内核中执行的 Dhrystone
  6. 3存储器系统基准测试
    1. 3.1 临界存储器访问延迟
    2. 3.2 UDMA:DDR 至 DDR 数据复制
    3. 3.3 C7x DRU 性能:通过 DMA 进行块复制
  7. 4应用特定的基准测试
    1. 4.1 SBL 引导时间
    2. 4.2 IPC 性能
    3. 4.3 闪存
    4. 4.4 应用特定延迟
  8. 5总结
  9. 6参考资料

临界存储器访问延迟

本节提供从 AM62Dx 中的处理器到系统中的各种存储器目标的读取存储器访问延迟。此类测量是在 AM62Dx 平台上使用 SDK 中当前未包含的裸机芯片验证测试进行的。测试在 LPDDR4 之外的 A53、C7x 和 R5F 处理器上执行。每个测试包括一个由 8192 次迭代组成的循环,可读取总计 32KB 的数据。每个测试的周期数被计数并除以相应的处理器时钟频率以获得延迟时间。表 3-1 展示了平均延迟结果。请注意“本地路径”和“外部访问路径”

表 3-1 A53、C7x、R5F MCU 和 R5F WKUP 的临界存储器访问延迟
存储器Arm-Cortex-A53
[平均 ns]
C7x DSP [平均 ns]Arm-Cortex-R5F MCU [平均 ns]Arm-Cortex-R5F WKUP [平均 ns]
LPDDR4137154202172
OCSRAM MAIN595712277
OCSRAM MCU1201185885
OCSRAM WKUP210189203156
C7X SRAM - 本地路径

(C7X 访问内部存储器)

不适用20不适用不适用
C7X SRAM - 外部路径

(C7X 的内部存储器,由外部内核访问)

80不适用151103
R5F MCU TCM - 本地路径

(R5F MCU 访问内部存储器)

不适用不适用1不适用
R5F MCU TCM - 外部路径

(R5F MCU 内部存储器,由外部内核访问)

143144不适用120
R5F WKUP TCM - 本地路径

(R5F WKUP 访问内部存储器)

不适用不适用不适用1
R5F WKUP TCM - 外部路径

(R5F WKUP 内部存储器,由其他内核访问)

112108120不适用

测试是在 0.75V VDD_CORE 设置(A53:1.25GHz,C7x DSP:1.0GHz 和 R5:800MHz)和 LPDDR4 (3200MT/s) 条件下完成。