ZHCABI2 January   2022 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076 , TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1 , TMS320F28374D , TMS320F28374S , TMS320F28375D , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376D , TMS320F28376S , TMS320F28377D , TMS320F28377D-EP , TMS320F28377D-Q1 , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378D , TMS320F28378S , TMS320F28379D , TMS320F28379D-Q1 , TMS320F28379S

 

  1.   TMS320F2833x/2823x 至 TMS320F2837xD/2837xS/2807x 的迁移概述
  2.   商标
  3. 引言
    1. 1.1 缩写词
  4. 中央处理单元(CPU)
  5. 开发工具
    1. 3.1 驱动程序库(Driverlib)
    2. 3.2 嵌入式应用程序二进制接口(EABI)支持
  6. 封装和引脚分配
  7. 工作频率和电源管理
  8. 电源时序
  9. 输入时钟选项
  10. 存储器映射
  11. 闪存和 OTP
    1. 9.1 扇区大小和数量
    2. 9.2 闪存参数
    3. 9.3 闪存编程
    4. 9.4 闪存入口点
    5. 9.5 双代码安全模块(DCSM)和密码位置
    6. 9.6 OTP
  12. 10引导 ROM
    1. 10.1 引导 ROM 保留的 RAM
    2. 10.2 引导模式选择
    3. 10.3 引导加载程序
  13. 11架构增强
    1. 11.1 时钟源和域
    2. 11.2 看门狗计时器
    3. 11.3 外设中断扩展(PIE)
    4. 11.4 锁定保护寄存器
    5. 11.5 通用输入/输出(GPIO)
    6. 11.6 外部中断
    7. 11.7 纵横制(X-BAR)
  14. 12外设
    1. 12.1 新外设
      1. 12.1.1 模拟子系统互连
      2. 12.1.2 比较器子系统(CMPSS)
      3. 12.1.3 控制律加速器(CLA)
    2. 12.2 控制外设
      1. 12.2.1 增强型脉宽调制器(ePWM)
      2. 12.2.2 增强型捕获模块(eCAP)
      3. 12.2.3 增强型正交编码脉冲模块(eQEP)
      4. 12.2.4 Σ-Δ 滤波器模块(SDFM)
    3. 12.3 模拟外设
      1. 12.3.1 模数转换器(ADC)
    4. 12.4 通信外设
      1. 12.4.1 SPI
      2. 12.4.2 SCI
      3. 12.4.3 USB
      4. 12.4.4 I2C
      5. 12.4.5 CAN
  15. 13可配置逻辑块(CLB)
  16. 14器件比较概要
  17. 15参考文献

时钟源和域

F2837xD/S/07x 器件上的时钟源和其他时钟域有许多增强和更改。这些主要增强和更改包括:

  • 增加了外设时钟门控寄存器的数量以处理更多和新增的外设
  • INTOSC2 是主要的内部时钟源,并且是复位时的默认系统时钟
  • INTOSC1 是一个备用时钟源,通常仅为看门狗计时器和时钟丢失检测电路(MCD)提供时钟
  • 外部时钟源(XTAL)可用作主系统和 CAN 位时钟源;可在数据表中找到频率限制和时序要求
  • 外部时钟输出(XCLKOUT)可以路由到 GPIO73,可用的时钟源包括 PLLSYSCLK、PLLRAWCLK、CPU1.SYSCLK、CPU2.SYSCLK、AUXPLLRAWCLK、INTOSC1 和 INTOSC2。
  • SYSPLL 整数乘法器(IMULT)的值可以是 1 到 127 的数字。SYSPLL 分数乘法器(FMULT)支持四个不同值:0、0.25、0.5 和 0.75。
  • PLLSYSCLK 分频选择(PLLSYSCLKDIV)的值可以是 1 或偶数(最大为 126)
  • XCLKOUT 分频选择(XCLKOUTDIV)具有 /8(复位时的默认值),此外还有 /1、/2 和 /4