ZHCSKZ7C June   2020  – February 2021 UCC21540-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 器件比较表
  6. 引脚配置和功能
    1.     UCC21540-Q1 引脚功能
  7. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  建议运行条件
    4. 7.4  热性能信息
    5. 7.5  额定功率
    6. 7.6  绝缘规格
    7. 7.7  安全相关认证
    8. 7.8  安全限值
    9. 7.9  电气特性
    10. 7.10 开关特性
    11. 7.11 绝缘特性曲线
    12. 7.12 典型特性
  8. 参数测量信息
    1. 8.1 最小脉冲
    2. 8.2 传播延迟和脉宽失真度
    3. 8.3 上升和下降时间
    4. 8.4 输入和禁用响应时间
    5. 8.5 可编程死区时间
    6. 8.6 上电 UVLO 到输出延迟
    7. 8.7 CMTI 测试
  9. 详细说明
    1. 9.1 概述
    2. 9.2 功能方框图
    3. 9.3 特性说明
      1. 9.3.1 VDD、VCCI 和欠压锁定 (UVLO)
      2. 9.3.2 输入和输出逻辑表
      3. 9.3.3 输入级
      4. 9.3.4 输出级
      5. 9.3.5 UCC21540-Q1 中的二极管结构
    4. 9.4 器件功能模式
      1. 9.4.1 禁用引脚
      2. 9.4.2 可编程死区时间 (DT) 引脚
        1. 9.4.2.1 DT 引脚连接至 VCCI
        2. 9.4.2.2 在 DT 和 GND 引脚之间连接编程电阻器
  10. 10应用和实现
    1. 10.1 应用信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
      2. 10.2.2 详细设计过程
        1. 10.2.2.1 设计 INA/INB 输入滤波器
        2. 10.2.2.2 选择死区时间电阻器和电容器
        3. 10.2.2.3 选择外部自举二极管及其串联电阻
        4. 10.2.2.4 栅极驱动器输出电阻器
        5. 10.2.2.5 栅极至源极电阻器选择
        6. 10.2.2.6 估算栅极驱动器功率损耗
        7. 10.2.2.7 估算结温
        8. 10.2.2.8 选择 VCCI、VDDA/B 电容器
          1. 10.2.2.8.1 选择 VCCI 电容器
          2. 10.2.2.8.2 选择 VDDA(自举)电容器
          3. 10.2.2.8.3 选择 VDDB 电容器
        9. 10.2.2.9 具有输出级负偏置的应用电路
      3. 10.2.3 应用曲线
  11. 11电源相关建议
  12. 12布局
    1. 12.1 布局指南
      1. 12.1.1 元件放置注意事项
      2. 12.1.2 接地注意事项
      3. 12.1.3 高电压注意事项
      4. 12.1.4 散热注意事项
    2. 12.2 布局示例
  13. 13器件和文档支持
    1. 13.1 文档支持
      1. 13.1.1 相关文档
    2. 13.2 接收文档更新通知
    3. 13.3 支持资源
    4. 13.4 商标
    5. 13.5 静电放电警告
    6. 13.6 术语表
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

应用曲线

图 10-5图 10-6 展示了以下条件下图 10-1所示设计示例的基准测试波形:VCC = 5.0V、VDD = 12V、fSW = 100 kHz 且 VDC-Link = 400V。

通道 1(蓝色):高侧功率晶体管上的栅极源信号。

通道 2(青色):低侧功率晶体管上的栅极源信号。

通道 3(粉色):INA 引脚信号。

通道 4(绿色):INB 引脚信号。

图 10-5 中,通过 INA 和 INB 发送互补的 3.3V、20%/80% 占空比信号。功率晶体管上的栅极驱动信号具有 200 ns 死区时间,并且直流链路上存在 400V 高压,如图 10-5的测量部分所示。请注意,存在高电压时,需要使用带宽较小的差分探头,而这会限制测量可达到的精度。

图 10-6 展示了 图 10-5 波形的放大图,其中提供了传播延迟和死区时间的测量数据。重要的是,输出波形是在功率晶体管的栅极和源极引脚之间测得的,而不是直接在驱动器 OUTA 和 OUTB 引脚上测得的。

GUID-2945C76E-60B8-4FC2-AE5D-C1118493485D-low.png
图 10-5 INA/B 和 OUTA/B 的基准测试波形
GUID-1C7FA856-F549-49D3-90CE-EC3138BD504C-low.png
图 10-6 基准测试波形放大图