ZHCSGY3G January   2017  – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
    1. 3.1 功能方框图
  4. 修订历史记录
  5. 器件比较
    1. 5.1 相关产品
  6. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明
      1. 6.3.1 模拟信号
      2. 6.3.2 数字信号
      3. 6.3.3 电源和接地
      4. 6.3.4 测试、JTAG 和复位
    4. 6.4 引脚多路复用
      1. 6.4.1 GPIO 多路复用引脚
      2. 6.4.2 ADC 引脚上的数字输入 (AIO)
      3. 6.4.3 GPIO 输入 X-BAR
      4. 6.4.4 GPIO 输出 X-BAR 和 ePWM X-BAR
    5. 6.5 带有内部上拉和下拉的引脚
    6. 6.6 未使用引脚的连接
  7. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级 - 商用
    3. 7.3  ESD 等级 - 汽车
    4. 7.4  建议运行条件
    5. 7.5  功耗摘要
      1. 7.5.1 系统电流消耗(外部电源)
      2. 7.5.2 系统电流消耗(内部 VREG)
      3. 7.5.3 系统电流消耗(直流/直流稳压器)
      4. 7.5.4 工作模式测试说明
      5. 7.5.5 电流消耗图
      6. 7.5.6 减少电流消耗
        1. 7.5.6.1 每个禁用外设的典型 IDD 电流减少值(SYSCLK 为 100MHz 时)
    6. 7.6  电气特性
    7. 7.7  热阻特征
      1. 7.7.1 PZ 封装
      2. 7.7.2 PM 封装
      3. 7.7.3 RSH 封装
    8. 7.8  散热设计注意事项
    9. 7.9  系统
      1. 7.9.1 电源管理模块 (PMM)
        1. 7.9.1.1 引言
        2. 7.9.1.2 概述
          1. 7.9.1.2.1 电源轨监视器
            1. 7.9.1.2.1.1 I/O POR(上电复位)监视器
            2. 7.9.1.2.1.2 I/O BOR(欠压复位)监视器
            3. 7.9.1.2.1.3 VDD POR(上电复位)监视器
          2. 7.9.1.2.2 外部监控器使用情况
          3. 7.9.1.2.3 延迟块
          4. 7.9.1.2.4 内部 1.2V LDO 稳压器 (VREG)
          5. 7.9.1.2.5 VREGENZ
          6. 7.9.1.2.6 内部 1.2V 开关稳压器(直流/直流)
            1. 7.9.1.2.6.1 PCB 布局和元件指南
        3. 7.9.1.3 外部元件
          1. 7.9.1.3.1 去耦电容器
            1. 7.9.1.3.1.1 VDDIO 去耦
            2. 7.9.1.3.1.2 VDD 去耦
        4. 7.9.1.4 电源时序
          1. 7.9.1.4.1 电源引脚联动
          2. 7.9.1.4.2 信号引脚电源序列
          3. 7.9.1.4.3 电源引脚电源序列
            1. 7.9.1.4.3.1 外部 VREG/VDD 模式序列
            2. 7.9.1.4.3.2 内部 VREG/VDD 模式序列
            3. 7.9.1.4.3.3 电源时序摘要和违规影响
            4. 7.9.1.4.3.4 电源压摆率
        5. 7.9.1.5 电源管理模块电气数据和时序
          1. 7.9.1.5.1 电源管理模块运行条件
          2. 7.9.1.5.2 电源管理模块特征
          3.        电源电压
      2. 7.9.2 复位时序
        1. 7.9.2.1 复位源
        2. 7.9.2.2 复位电气数据和时序
          1. 7.9.2.2.1 复位 (XRSn) 时序要求
          2. 7.9.2.2.2 复位 (XRSn) 开关特性
          3. 7.9.2.2.3 复位时序图
      3. 7.9.3 时钟规格
        1. 7.9.3.1 时钟源
        2. 7.9.3.2 时钟频率、要求和特性
          1. 7.9.3.2.1 输入时钟频率和时序要求,PLL 锁定时间
            1. 7.9.3.2.1.1 输入时钟频率
            2. 7.9.3.2.1.2 XTAL 振荡器特征
            3. 7.9.3.2.1.3 X1 时序要求
            4. 7.9.3.2.1.4 PLL 锁定时间
          2. 7.9.3.2.2 内部时钟频率
            1. 7.9.3.2.2.1 内部时钟频率
          3. 7.9.3.2.3 输出时钟频率和开关特性
            1. 7.9.3.2.3.1 XCLKOUT 开关特性
        3. 7.9.3.3 输入时钟和 PLL
        4. 7.9.3.4 晶体 (XTAL) 振荡器
          1. 7.9.3.4.1 引言
          2. 7.9.3.4.2 概述
            1. 7.9.3.4.2.1 电子振荡器
              1. 7.9.3.4.2.1.1 运行模式
                1. 7.9.3.4.2.1.1.1 晶体的工作模式
                2. 7.9.3.4.2.1.1.2 单端工作模式
              2. 7.9.3.4.2.1.2 XCLKOUT 上的 XTAL 输出
            2. 7.9.3.4.2.2 石英晶体
            3. 7.9.3.4.2.3 GPIO 工作模式
          3. 7.9.3.4.3 正常运行
            1. 7.9.3.4.3.1 ESR – 有效串联电阻
            2. 7.9.3.4.3.2 Rneg - 负电阻
            3. 7.9.3.4.3.3 启动时间
            4. 7.9.3.4.3.4 DL – 驱动电平
          4. 7.9.3.4.4 如何选择晶体
          5. 7.9.3.4.5 测试
          6. 7.9.3.4.6 常见问题和调试提示
          7. 7.9.3.4.7 晶体振荡器规格
            1. 7.9.3.4.7.1 晶体振荡器参数
            2. 7.9.3.4.7.2 晶振等效串联电阻 (ESR) 要求
            3. 7.9.3.4.7.3 晶体振荡器电气特性
        5. 7.9.3.5 内部振荡器
          1. 7.9.3.5.1 INTOSC 特性
      4. 7.9.4 闪存参数
      5. 7.9.5 仿真/JTAG
        1. 7.9.5.1 JTAG 电气数据和时序
          1. 7.9.5.1.1 JTAG 时序要求
          2. 7.9.5.1.2 JTAG 开关特征
          3. 7.9.5.1.3 JTAG 时序图
        2. 7.9.5.2 cJTAG 电气数据和时序
          1. 7.9.5.2.1 cJTAG 时序要求
          2. 7.9.5.2.2 cJTAG 开关特性
          3. 7.9.5.2.3 cJTAG 时序图
      6. 7.9.6 GPIO 电气数据和时序
        1. 7.9.6.1 GPIO - 输出时序
          1. 7.9.6.1.1 通用输出开关特征
        2. 7.9.6.2 GPIO - 输入时序
          1. 7.9.6.2.1 通用输入时序要求
        3. 7.9.6.3 输入信号的采样窗口宽度
      7. 7.9.7 中断
        1. 7.9.7.1 外部中断 (XINT) 电气数据和时序
          1. 7.9.7.1.1 外部中断时序要求
          2. 7.9.7.1.2 外部中断开关特性
          3. 7.9.7.1.3 中断时序图
      8. 7.9.8 低功率模式
        1. 7.9.8.1 时钟门控低功耗模式
        2. 7.9.8.2 低功耗模式唤醒时序
          1. 7.9.8.2.1 空闲模式时序要求
          2. 7.9.8.2.2 空闲模式开关特性
          3. 7.9.8.2.3 空闲模式时序图
          4. 7.9.8.2.4 停机模式时序要求
          5. 7.9.8.2.5 停机模式开关特征
          6. 7.9.8.2.6 停机模式时序图
    10. 7.10 模拟外设
      1. 7.10.1 模数转换器 (ADC)
        1. 7.10.1.1 结果寄存器映射
        2. 7.10.1.2 ADC 可配置性
          1. 7.10.1.2.1 信号模式
        3. 7.10.1.3 ADC 电气数据和时序
          1. 7.10.1.3.1 ADC 运行条件
          2. 7.10.1.3.2 ADC 特性
          3. 7.10.1.3.3 ADC 输入模型
          4. 7.10.1.3.4 ADC 时序图
      2. 7.10.2 可编程增益放大器 (PGA)
        1. 7.10.2.1 PGA 电气数据和时序
          1. 7.10.2.1.1 PGA 运行条件
          2. 7.10.2.1.2 PGA 特征
          3. 7.10.2.1.3 PGA 典型特征图
      3. 7.10.3 温度传感器
        1. 7.10.3.1 温度传感器电气数据和时序
          1. 7.10.3.1.1 温度传感器特征
      4. 7.10.4 缓冲数模转换器 (DAC)
        1. 7.10.4.1 缓冲 DAC 电气数据和时序
          1. 7.10.4.1.1 缓冲 DAC 运行条件
          2. 7.10.4.1.2 缓冲 DAC 电气特性
          3. 7.10.4.1.3 缓冲 DAC 示意图
          4. 7.10.4.1.4 缓冲 DAC 典型特性图
      5. 7.10.5 比较器子系统 (CMPSS)
        1. 7.10.5.1 CMPSS 电气数据和时序
          1. 7.10.5.1.1 比较器电气特性
          2. 7.10.5.1.2 CMPSS DAC 静态电气特性
          3. 7.10.5.1.3 CMPSS 示意图
    11. 7.11 控制外设
      1. 7.11.1 增强型捕获 (eCAP)
        1. 7.11.1.1 eCAP 电气数据和时序
          1. 7.11.1.1.1 eCAP 时序要求
          2. 7.11.1.1.2 eCAP 开关特性
      2. 7.11.2 高分辨率捕捉子模块 (HRCAP6–HRCAP7)
        1. 7.11.2.1 HRCAP 电气数据和时序
          1. 7.11.2.1.1 HRCAP 开关特性
      3. 7.11.3 增强型脉宽调制器 (ePWM)
        1. 7.11.3.1 控制外设同步
        2. 7.11.3.2 ePWM 电气数据和时序
          1. 7.11.3.2.1 ePWM 时序要求
          2. 7.11.3.2.2 ePWM 开关特性
          3. 7.11.3.2.3 跳闸区输入时序
            1. 7.11.3.2.3.1 跳闸区域输入时序要求
        3. 7.11.3.3 外部 ADC 转换启动电气数据和时序
          1. 7.11.3.3.1 外部 ADC 转换启动开关特性
      4. 7.11.4 高分辨率脉宽调制器 (HRPWM)
        1. 7.11.4.1 HRPWM 电气数据和时序
          1. 7.11.4.1.1 高分辨率 PWM 特征
      5. 7.11.5 增强型正交编码器脉冲 (eQEP)
        1. 7.11.5.1 eQEP 电气数据和时序
          1. 7.11.5.1.1 eQEP 时序要求
          2. 7.11.5.1.2 eQEP 开关特性
      6. 7.11.6 Σ-Δ 滤波器模块 (SDFM)
        1. 7.11.6.1 SDFM 电气数据和时序
          1. 7.11.6.1.1 使用异步 GPIO (ASYNC) 选项时的 SDFM 时序要求
          2. 7.11.6.1.2 SDFM 时序图
        2. 7.11.6.2 SDFM 电气数据和时序(同步 GPIO)
          1. 7.11.6.2.1 使用同步 GPIO (SYNC) 选项时的 SDFM 时序要求
    12. 7.12 通信外设
      1. 7.12.1 控制器局域网 (CAN)
      2. 7.12.2 内部集成电路 (I2C)
        1. 7.12.2.1 I2C 电气数据和时序
          1. 7.12.2.1.1 I2C 时序要求
          2. 7.12.2.1.2 I2C 开关特征
          3. 7.12.2.1.3 I2C 时序图
      3. 7.12.3 电源管理总线 (PMBus) 接口
        1. 7.12.3.1 PMBus 电气数据和时序
          1. 7.12.3.1.1 PMBus 电气特性
          2. 7.12.3.1.2 PMBus 快速模式开关特性
          3. 7.12.3.1.3 PMBus 标准模式开关特性
      4. 7.12.4 串行通信接口 (SCI)
      5. 7.12.5 串行外设接口 (SPI)
        1. 7.12.5.1 SPI 电气数据和时序
          1. 7.12.5.1.1 非高速主模式时序
            1. 7.12.5.1.1.1 SPI 主模式开关特性(时钟相位 = 0)
            2. 7.12.5.1.1.2 SPI 主模式开关特性(时钟相位 = 1)
            3. 7.12.5.1.1.3 SPI 主模式时序要求
          2. 7.12.5.1.2 非高速从模式时序
            1. 7.12.5.1.2.1 SPI 从模式开关特性
            2. 7.12.5.1.2.2 SPI 从模式时序要求
          3. 7.12.5.1.3 高速主模式时序
            1. 7.12.5.1.3.1 SPI 高速主模式开关特性(时钟相位 = 0)
            2. 7.12.5.1.3.2 SPI 高速主模式开关特性(时钟相位 = 1)
            3. 7.12.5.1.3.3 SPI 高速主模式时序要求
          4. 7.12.5.1.4 高速从模式时序
            1. 7.12.5.1.4.1 SPI 高速从模式开关特性
            2. 7.12.5.1.4.2 SPI 高速从模式时序要求
      6. 7.12.6 本地互连网络 (LIN)
      7. 7.12.7 快速串行接口 (FSI)
        1. 7.12.7.1 FSI 变送器
          1. 7.12.7.1.1 FSITX 电气数据和时序
            1. 7.12.7.1.1.1 FSITX 开关特性
        2. 7.12.7.2 FSI 接收器
          1. 7.12.7.2.1 FSIRX 电气数据和时序
            1. 7.12.7.2.1.1 FSIRX 开关特性
            2. 7.12.7.2.1.2 FSIRX 时序要求
        3. 7.12.7.3 FSI SPI 兼容模式
          1. 7.12.7.3.1 FSITX SPI 信令模式电气数据和时序
            1. 7.12.7.3.1.1 FSITX SPI 信令模式开关特性
  8. 详细说明
    1. 8.1  概述
    2. 8.2  功能方框图
    3. 8.3  存储器
      1. 8.3.1 C28x 存储器映射
      2. 8.3.2 控制律加速器 (CLA) ROM 存储器映射
      3. 8.3.3 闪存映射
      4. 8.3.4 外设寄存器内存映射
      5. 8.3.5 存储器类型
        1. 8.3.5.1 专用 RAM (Mx RAM)
        2. 8.3.5.2 本地共享 RAM (LSx RAM)
        3. 8.3.5.3 全局共享 RAM (GSx RAM)
        4. 8.3.5.4 CLA 消息 RAM (CLA MSGRAM)
    4. 8.4  标识
    5. 8.5  总线架构 - 外设连接
    6. 8.6  C28x 处理器
      1. 8.6.1 嵌入式实时分析和诊断 (ERAD)
      2. 8.6.2 浮点单元 (FPU)
      3. 8.6.3 三角法数学单元 (TMU)
      4. 8.6.4 Viterbi、复杂数学和 CRC 单元 (VCU-I)
    7. 8.7  控制律加速器 (CLA)
    8. 8.8  直接存储器访问 (DMA)
    9. 8.9  引导 ROM 和外设引导
      1. 8.9.1 配置交替引导模式选择引脚
      2. 8.9.2 配置交替引导模式选项
      3. 8.9.3 GPIO 分配
    10. 8.10 双代码安全模块
    11. 8.11 看门狗
    12. 8.12 可配置逻辑块 (CLB)
    13. 8.13 功能安全
  9. 应用、实施和布局
    1. 9.1 器件主要特性
    2. 9.2 应用信息
      1. 9.2.1 典型应用
        1. 9.2.1.1 服务器电信电源单元 (PSU)
          1. 9.2.1.1.1 系统方框图
          2. 9.2.1.1.2 服务器和电信 PSU 资源
        2. 9.2.1.2 单相在线 UPS
          1. 9.2.1.2.1 系统方框图
          2. 9.2.1.2.2 单相在线 UPS 资源
        3. 9.2.1.3 微型光伏逆变器
          1. 9.2.1.3.1 系统方框图
          2. 9.2.1.3.2 微型光伏逆变器资源
        4. 9.2.1.4 电动汽车充电站电源模块
          1. 9.2.1.4.1 系统方框图
          2. 9.2.1.4.2 电动汽车充电站电源模块资源
        5. 9.2.1.5 伺服驱动器控制模块
          1. 9.2.1.5.1 系统方框图
          2. 9.2.1.5.2 伺服驱动器控制模块资源
  10. 10器件和文档支持
    1. 10.1 器件和开发支持工具命名规则
    2. 10.2 标识
    3. 10.3 工具和软件
    4. 10.4 文档支持
    5. 10.5 支持资源
    6. 10.6 商标
    7. 10.7 静电放电警告
    8. 10.8 术语表
  11. 11机械、封装和可订购信息
    1. 11.1 封装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

数字信号

表 6-3 数字信号
信号名称说明引脚类型GPIO100 PZ64 PMQ64 PM56 RSH
ADCSOCAO外部 ADC(来自 ePWM 模块)的 ADC 转换启动 A 输出O874474742
ADCSOCBO外部 ADC(来自 ePWM 模块)的 ADC 转换启动 B 输出O10936363
CANA_RXCAN-A 接收I18、30、33、35、553、63、68、89、9832、39、41、6132、39、41、6129、36、38、55
CANA_TXCAN-A 发送O31、32、37、461、64、75、9937、40、4837、40、4834、37、43
CANB_RXCAN-B 接收I10、13、17、39、59、750、55、84、91、92、9334、57、6329、34、57、6326、31、52
CANB_TXCAN-B 发送O12、16、58、6、851、54、67、74、9733、47、6430、33、47、641、27、30、42
EPWM1_AePWM-1 输出 AO079525247
EPWM1_BePWM-1 输出 BO178515146
EPWM2_AePWM-2 输出 AO277505045
EPWM2_BePWM-2 输出 BO376494944
EPWM3_AePWM-3 输出 AO475484843
EPWM3_BePWM-3 输出 BO589616155
EPWM4_AePWM-4 输出 AO69764641
EPWM4_BePWM-4 输出 BO784575752
EPWM5_AePWM-5 输出 AO16、854、7433、4733、4730、42
EPWM5_BePWM-5 输出 BO17、955、9034、6234、6231、56
EPWM6_AePWM-6 输出 AO10、1868、9341、6341、6338
EPWM6_BePWM-6 输出 BO1152313128
EPWM7_AePWM-7 输出 AO12、281、5122、3027、3
EPWM7_BePWM-7 输出 BO13、29100、5011、292、26
EPWM8_AePWM-8 输出 AO14、2456、96353532
EPWM8_BePWM-8 输出 BO15、3264、95404037
EQEP1_AeQEP-1 输入 AI10、28、35、40、56、61、63、65、85、93、972、39、63、642、39、63、641、3、36
EQEP1_BeQEP-1 输入 BI11、29、37、57、7100、52、61、66、841、31、37、571、31、37、572、28、34、52
EQEP1_INDEXeQEP-1 索引I/O13、17、31、59、950、55、90、92、9934、6229、34、6226、31、56
EQEP1_STROBEeQEP-1 选通I/O12、16、22、30、58、851、54、67、74、83、9833、47、5630、33、47、5627、30、42、51
EQEP2_AeQEP-2 输入 AI14、18、2456、68、9635、4135、4132、38
EQEP2_BeQEP-2 输入 BI15、2557、95
EQEP2_INDEXeQEP-2 索引I/O26、29、57100、58、66112
EQEP2_STROBEeQEP-2 选通I/O27、28、561、59、65223
ERRORSTS低电平有效错误状态输出。如果您希望在上电期间或在 ERRORSTS 信号本身发生故障期间将错误状态置为有效,则可以使用外部下拉电阻器。如果您不希望在上述条件下将错误状态置为有效,则可以使用上拉电阻器。O24、28、291、100、561、2、351、2、352、3、32
FSIRXA_CLKFSIRX-A 输入时钟I13、33、39、450、53、75、9132,4829、32、4826、29、43
FSIRXA_D0FSIRX-A 主数据输入I12、3、32、4051、64、76、8540、4930、40、4927、37、44
FSIRXA_D1FSIRX-A 可选附加数据输入I11、2、3152、77、9931、5031、5028、45
FSITXA_CLKFSITX-A 输出时钟O10、27、759、84、9357、6357、6352
FSITXA_D0FSITX-A 主数据输出O26、6、958、90、9762、6462、641、56
FSITXA_D1FSITX-A 可选附加数据输出O25、5、857、74、8947、6147、6142、55
GPIO0通用输入/输出 0I/O079525247
GPIO1通用输入/输出 1I/O178515146
GPIO2通用输入/输出 2I/O277505045
GPIO3通用输入/输出 3I/O376494944
GPIO4通用输入/输出 4I/O475484843
GPIO5通用输入/输出 5I/O589616155
GPIO6通用输入/输出 6I/O69764641
GPIO7通用输入/输出 7I/O784575752
GPIO8通用输入/输出 8I/O874474742
GPIO9通用输入/输出 9I/O990626256
GPIO10通用输入/输出 10I/O10936363
GPIO11通用输入/输出 11I/O1152313128
GPIO12通用输入/输出 12I/O12513027
GPIO13通用输入/输出 13I/O13502926
GPIO14通用输入/输出 14I/O1496
GPIO15通用输入/输出 15I/O1595
GPIO16通用输入/输出 16I/O1654333330
GPIO17通用输入/输出 17I/O1755343431
GPIO18_X2通用输入/输出 18。仅在由 INTOSC 为系统计时且 X1 具有外部下拉电阻器(推荐 1kΩ)时,该引脚及其数字多路复用选项才可使用。I/O1868414138
GPIO20通用输入/输出 20I/O20
GPIO21通用输入/输出 21I/O21
GPIO22_VFBSW通用输入/输出 22。默认情况下,该引脚配置为直流/直流模式。如果未使用内部直流/直流稳压器,则可以通过禁用直流/直流并将 GPAAMSEL 寄存器中的位清零,将此引脚配置为通用输入输出 22。I/O2283565651
GPIO23_VSW通用输入/输出 23。默认情况下,该引脚配置为直流/直流模式。如果未使用内部直流/直流稳压器,则可以通过禁用直流/直流并将 GPAAMSEL 寄存器中的位清零,将此引脚配置为通用输入输出 23。该引脚的内部电容约为 100pF。TI 建议使用备用 GPIO,或仅在不需要快速开关响应的应用中使用此引脚。I/O2381545449
GPIO24通用输入/输出 24I/O2456353532
GPIO25通用输入/输出 25I/O2557
GPIO26通用输入/输出 26I/O2658
GPIO27通用输入/输出 27I/O2759
GPIO28通用输入/输出 28I/O281223
GPIO29通用输入/输出 29I/O29100112
GPIO30通用输入/输出 30I/O3098
GPIO31通用输入/输出 31I/O3199
GPIO32通用输入/输出 32I/O3264404037
GPIO33通用输入/输出 33I/O3353323229
GPIO34通用输入/输出 34I/O3494
GPIO35通用输入/输出 35I/O3563393936
GPIO37通用输入/输出 37I/O3761373734
GPIO39通用输入/输出 39I/O3991
GPIO40通用输入/输出 40I/O4085
GPIO41通用输入/输出 41I/O41
GPIO42通用输入/输出 42I/O42
GPIO43通用输入/输出 43I/O43
GPIO44通用输入/输出 44I/O44
GPIO45通用输入/输出 45I/O45
GPIO46通用输入/输出 46I/O46
GPIO47通用输入/输出 47I/O47
GPIO48通用输入/输出 48I/O48
GPIO49通用输入/输出 49I/O49
GPIO50通用输入/输出 50I/O50
GPIO51通用输入/输出 51I/O51
GPIO52通用输入/输出 52I/O52
GPIO53通用输入/输出 53I/O53
GPIO54通用输入/输出 54I/O54
GPIO55通用输入/输出 55I/O55
GPIO56通用输入/输出 56I/O5665
GPIO57通用输入/输出 57I/O5766
GPIO58通用输入/输出 58I/O5867
GPIO59通用输入/输出 59I/O5992
I2CA_SCLI2C-A 开漏双向时钟I/OD1、18、27、33、37、853、59、61、68、74、7832、37、41、47、5132、37、41、47、5129、34、38、42、46
I2CA_SDAI2C-A 开漏双向数据I/OD0、10、26、32、3558、63、64、79、9339、40、52、6339、40、52、6336、37、47
LINA_RXLIN-A 接收I29、33、35、59100、53、63、921、32、391、32、392、29、36
LINA_TXLIN-A 发送O22、28、32、37、581、61、64、67、832、37、40、562、37、40、563、34、37、51
OUTPUTXBAR1输出 X-BAR 输出 1O2、24、34、5856、67、77、9435、5035、5032、45
OUTPUTXBAR2输出 X-BAR 输出 2O25、3、37、5957、61、76、9237、4937、4934、44
OUTPUTXBAR3输出 X-BAR 输出 3O14、26、4、558、75、89、9648、6148、6143、55
OUTPUTXBAR4输出 X-BAR 输出 4O15、27、33、653、59、95、9732、6432、641、29
OUTPUTXBAR5输出 X-BAR 输出 5O28、71、842、572、573、52
OUTPUTXBAR6输出 X-BAR 输出 6O29、9100、901、621、622、56
OUTPUTXBAR7输出 X-BAR 输出 7O11、16、3052、54、9831、3331、3328、30
OUTPUTXBAR8输出 X-BAR 输出 8O17、3155、99343431
PMBUSA_ALERTPMBus-A 开漏双向警报信号I/OD13、27、3750、59、613729、3726、34
PMBUSA_CTLPMBus-A 控制信号I12、18、26、3551、58、63、6839、4130、39、4127、36、38
PMBUSA_SCLPMBus-A 开漏双向时钟I/OD15、16、24、3、3554、56、63、76、9533、35、39、4933、35、39、4930、32、36、44
PMBUSA_SDAPMBus-A 开漏双向数据I/OD14、17、2、25、34、4055、57、77、85、94、9634、5034、5031、45
SCIA_RXSCI-A 接收数据I17、25、28、3、35、91、55、57、63、76、902、34、39、49、622、34、39、49、623、31、36、44、56
SCIA_TXSCI-A 发送数据O16、2、24、29、37、8100、54、56、61、74、771、33、35、37、47、501、33、35、37、47、502、30、32、34、42、45
SCIB_RXSCI-B 接收数据I11、13、15、5750、52、66、953129、3126、28
SCIB_TXSCI-B 发送数据O10、12、14、18、22、40、56、951、65、68、83、85、90、93、9641、56、62、6330、41、56、62、6327、38、51、56
SD1_C1SDFM-1 通道 1 时钟输入I17、2555、57343431
SD1_C2SDFM-1 通道 2 时钟输入I2759
SD1_C3SDFM-1 通道 3 时钟输入I29、33、57100、53、661、321、322、29
SD1_C4SDFM-1 通道 4 时钟输入I31、5992、99
SD1_D1SDFM-1 通道 1 数据输入I16、2454、5633、3533、3530、32
SD1_D2SDFM-1 通道 2 数据输入I18、2658、68414138
SD1_D3SDFM-1 通道 3 数据输入I28、32、561、64、652、402、403、37
SD1_D4SDFM-1 通道 4 数据输入I22、30、5867、83、98565651
SPIA_CLKSPI-A 时钟I/O18、3、56、965、68、76、9041、49、6241、49、6238、44、56
SPIA_SIMOSPI-A 从器件输入,主器件输出 (SIMO)I/O16、854、7433、4733、4730、42
SPIA_SOMISPI-A 从器件输出,主器件输入 (SOMI)I/O10、1755、9334、6334、6331
SPIA_STESPI-A 从器件发送使能 (STE)I/O11、5、5752、66、8931、6131、6128、55
SPIB_CLKSPI-B 时钟I/O14、22、26、28、32、581、58、64、67、83、962、40、562、40、563、37、51
SPIB_SIMOSPI-B 从器件输入,主器件输出 (SIMO)I/O24、30、56、756、65、84、9835、5735、5732、52
SPIB_SOMISPI-B 从器件输出,主器件输入 (SOMI)I/O25、31、57、657、66、97、9964641
SPIB_STESPI-B 从器件发送使能 (STE)I/O15、27、29、33、59100、53、59、92、951、321、322、29
SYNCOUT外部 ePWM 同步脉冲O69764641
TDIJTAG 测试数据输入 (TDI) - TDI 是引脚的默认多路复用器选择。默认情况下,内部上拉处于禁用状态。如果将该引脚用作 JTAG TDI,则应启用内部上拉电阻器或在电路板上添加外部上拉电阻器,以避免输入悬空。I3563393936
TDOJTAG 测试数据输出 (TDO) - TDO 是引脚的默认多路复用器选择。默认情况下,内部上拉处于禁用状态。当没有 JTAG 活动时,TDO 功能将处于三态条件,使这个引脚悬空;内部上拉电阻应该被启用或者在电路板上增加一个外部上拉电阻来避免 GPIO 输入悬空。O3761373734
VFBSW内部直流/直流稳压器反馈信号。如果使用内部直流/直流稳压器,请将此引脚连接到节点,其中 L(VSW) 连接到 VDD 电源轨(尽可能靠近器件)。-2283565651
VSW内部直流/直流稳压器的开关输出-2381545449
X2晶振振荡器输出I/O1868414138
XCLKOUT外部时钟输出。此引脚从器件中输出所选时钟信号的分频版本。O16、1854、6833、4133、4130、38