ZHCSLQ7A April   2025  – October 2025 THS3470

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 ±VS = ±30V
    6. 5.6 电气特性 ±VS = ±20V
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输出电流限制
      2. 6.3.2 输出电流使能
      3. 6.3.3 过热标志
      4. 6.3.4 输出电流标志
      5. 6.3.5 输出电流监测
      6. 6.3.6 裸片温度监测
      7. 6.3.7 外部补偿
    4. 6.4 器件功能模式
      1. 6.4.1 电源模式
      2. 6.4.2 选择反馈电阻器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 高电压、高精度复合放大器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 120V 自举放大器
        1. 7.2.2.1 设计要求
        2. 7.2.2.2 详细设计过程
        3. 7.2.2.3 应用性能曲线图
    3. 7.3 短路保护
    4. 7.4 电源相关建议
    5. 7.5 布局
      1. 7.5.1 散热注意事项
        1. 7.5.1.1 顶部冷却优势
        2. 7.5.1.2 THS3470 安全工作区
      2. 7.5.2 布局指南
      3. 7.5.3 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1. 10.1 卷带包装信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • REB|42
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

图 4-1 REB 封装,42 引脚 VQFN(俯视图)
引脚功能
引脚 类型 说明
名称 编号
COMP 14 输入 内部补偿引脚。默认情况下,通过接地切口保持未连接状态。有关引脚操作的更多详细信息,请参阅 节 6.3.7
DGND 33、34 输入 数字接地
DIE_TEMP 12、13 输出 裸片温度输出。默认情况下,该引脚在 25°C 时输出 1.6V。有关引脚操作的更多详细信息,请参阅 节 6.3.6
FB 35 输出 输入侧反馈引脚
IN− 37 输入 反相输入
IN+ 40 输入 同相输入
IOUT_MONITOR 11 输出 输出电流监测器默认情况下必须与 10kΩ 上拉和下拉电阻器连接。有关引脚操作的更多详细信息,请参阅 节 6.3.5
ISNK_FLAG 6 输出 输出灌电流标志。当器件默认处于设定的灌电流限制范围内时,在内部上拉至 VDD。有关引脚操作的更多详细信息,请参阅 节 6.3.4
ISNK_LIMIT 7 输入 输出灌电流限制。默认情况下将上拉电阻器连接到 VCC。有关引脚操作的更多详细信息,请参阅 节 6.3.1
ISNK_LIMIT_EN 4 输入 输出灌电流限制控制。默认情况下在内部上拉至 VDD,因此在 VOUT 灌入电流时无电流限制。有关引脚操作的更多详细信息,请参阅 节 6.3.2
ISRC_FLAG 5 输出 输出拉电流标志。当器件默认处于设定的拉电流限制范围内时,在内部上拉至 VDD。有关引脚操作的更多详细信息,请参阅 节 6.3.4
ISRC_LIMIT 28 输入 输出拉电流限制。默认情况下将下拉电阻器连接到 VEE。有关引脚操作的更多详细信息,请参阅 节 6.3.1
ISRC_LIMIT_EN 3 输入 输出拉电流限制控制。默认情况下在内部上拉至 VDD,因此在 VOUT 拉取电流时无电流限制。有关引脚操作的更多详细信息,请参阅 节 6.3.2
DNC 21、24、42 保持未连接。引脚从内部断开连接。
OVTEMP_FLAG 22、23 输出 过热标志。当器件结温低于 165°C 时默认为逻辑低电平。有关引脚的更多详细信息,请参阅 节 6.3.3
P0 31 输入 功率模式控制,bit0。在内部拉至高电平以启用全偏置模式。有关引脚连接和性能的更多详细信息,请参阅节 6.4.1节 6.3.3
P1 30 输入 功率模式控制,bit1。在内部拉至高电平以启用全偏置模式。有关引脚连接和性能的更多详细信息,请参阅节 6.4.1节 6.3.3
VCC 8、9、10、25、26、27、38、39 输入 正电源。有关旁路和布局建议,请参阅节 7.5.2
VDD 32 输出 相对于 DGND 在内部生成的 5.0V 数字电源。有关旁路和布局建议,请参阅节 7.5.2
VEE 15、20、29、36、41 输入 负电源。有关旁路和布局建议,请参阅节 7.5.2
VMID 1、2 输出 1/2 Vs 缓冲输出 (VCC+VEE)/2。必须从外部对该引脚进行缓冲,以便将 VMID 电压用作设计中其他位置的电源或电压基准。有关旁路和布局建议,请参阅节 7.5.2
VOUT 16、17、18、19 输出 放大器输出
散热焊盘 散热焊盘。内部连接至 VEE