ZHCSLQ7A April 2025 – October 2025 THS3470
PRODUCTION DATA
| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| COMP | 14 | 输入 | 内部补偿引脚。默认情况下,通过接地切口保持未连接状态。有关引脚操作的更多详细信息,请参阅 节 6.3.7。 |
| DGND | 33、34 | 输入 | 数字接地 |
| DIE_TEMP | 12、13 | 输出 | 裸片温度输出。默认情况下,该引脚在 25°C 时输出 1.6V。有关引脚操作的更多详细信息,请参阅 节 6.3.6。 |
| FB | 35 | 输出 | 输入侧反馈引脚 |
| IN− | 37 | 输入 | 反相输入 |
| IN+ | 40 | 输入 | 同相输入 |
| IOUT_MONITOR | 11 | 输出 | 输出电流监测器默认情况下必须与 10kΩ 上拉和下拉电阻器连接。有关引脚操作的更多详细信息,请参阅 节 6.3.5。 |
| ISNK_FLAG | 6 | 输出 | 输出灌电流标志。当器件默认处于设定的灌电流限制范围内时,在内部上拉至 VDD。有关引脚操作的更多详细信息,请参阅 节 6.3.4。 |
| ISNK_LIMIT | 7 | 输入 | 输出灌电流限制。默认情况下将上拉电阻器连接到 VCC。有关引脚操作的更多详细信息,请参阅 节 6.3.1。 |
| ISNK_LIMIT_EN | 4 | 输入 | 输出灌电流限制控制。默认情况下在内部上拉至 VDD,因此在 VOUT 灌入电流时无电流限制。有关引脚操作的更多详细信息,请参阅 节 6.3.2。 |
| ISRC_FLAG | 5 | 输出 | 输出拉电流标志。当器件默认处于设定的拉电流限制范围内时,在内部上拉至 VDD。有关引脚操作的更多详细信息,请参阅 节 6.3.4。 |
| ISRC_LIMIT | 28 | 输入 | 输出拉电流限制。默认情况下将下拉电阻器连接到 VEE。有关引脚操作的更多详细信息,请参阅 节 6.3.1。 |
| ISRC_LIMIT_EN | 3 | 输入 | 输出拉电流限制控制。默认情况下在内部上拉至 VDD,因此在 VOUT 拉取电流时无电流限制。有关引脚操作的更多详细信息,请参阅 节 6.3.2。 |
| DNC | 21、24、42 | — | 保持未连接。引脚从内部断开连接。 |
| OVTEMP_FLAG | 22、23 | 输出 | 过热标志。当器件结温低于 165°C 时默认为逻辑低电平。有关引脚的更多详细信息,请参阅 节 6.3.3。 |
| P0 | 31 | 输入 | 功率模式控制,bit0。在内部拉至高电平以启用全偏置模式。有关引脚连接和性能的更多详细信息,请参阅节 6.4.1和节 6.3.3。 |
| P1 | 30 | 输入 | 功率模式控制,bit1。在内部拉至高电平以启用全偏置模式。有关引脚连接和性能的更多详细信息,请参阅节 6.4.1和节 6.3.3。 |
| VCC | 8、9、10、25、26、27、38、39 | 输入 | 正电源。有关旁路和布局建议,请参阅节 7.5.2。 |
| VDD | 32 | 输出 | 相对于 DGND 在内部生成的 5.0V 数字电源。有关旁路和布局建议,请参阅节 7.5.2。 |
| VEE | 15、20、29、36、41 | 输入 | 负电源。有关旁路和布局建议,请参阅节 7.5.2。 |
| VMID | 1、2 | 输出 | 1/2 Vs 缓冲输出 (VCC+VEE)/2。必须从外部对该引脚进行缓冲,以便将 VMID 电压用作设计中其他位置的电源或电压基准。有关旁路和布局建议,请参阅节 7.5.2。 |
| VOUT | 16、17、18、19 | 输出 | 放大器输出 |
| 散热焊盘 | — | 散热焊盘。内部连接至 VEE | |