ZHCSVW9 March 2024 TDA4AEN-Q1 , TDA4VEN-Q1
ADVANCE INFORMATION
表 6-82、图 6-68、表 6-83 和图 6-69 展示了 MMC0 的时序要求和开关特性 – 旧 SDR 模式。
编号 | IO 工作 电压 |
最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|---|
LSDR1 | tsu(cmdV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_CMD 有效 | 1.8V | 4.2 | ns | |
3.3V | 2.15 | ns | ||||
LSDR2 | th(clkH-cmdV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_CMD 有效 | 1.8V | 0.87 | ns | |
3.3V | 1.67 | ns | ||||
LSDR3 | tsu(dV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_DAT[7:0] 有效 | 1.8V | 4.2 | ns | |
3.3V | 2.15 | ns | ||||
LSDR4 | th(clkH-dV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_DAT[7:0] 有效 | 1.8V | 0.87 | ns | |
3.3V | 1.67 | ns |
编号 | 参数 | IO 工作 电压 |
最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
fop(clk) | 工作频率,MMC0_CLK | 25 | MHz | |||
LSDR5 | tc(clk) | 周期时间,MMC0_CLK | 40 | ns | ||
LSDR6 | tw(clkH) | 脉冲持续时间,MMC0_CLK 高电平 | 18.7 | ns | ||
LSDR7 | tw(clkL) | 脉冲持续时间,MMC0_CLK 低电平 | 18.7 | ns | ||
LSDR8 | td(clkL-cmdV) | 延迟时间,MMC0_CLK 下降沿到 MMC0_CMD 转换 | 1.8V | -2.1 | 2.1 | ns |
3.3V | -1.8 | 2.2 | ns | |||
LSDR9 | td(clkL-dV) | 延迟时间,MMC0_CLK 下降沿到 MMC0_DAT[7:0] 转换 | 1.8V | -2.1 | 2.1 | ns |
3.3V | -1.8 | 2.2 | ns |