ZHCSY80 April 2025 TAC5301-Q1
PRODUCTION DATA
除了增益校准外,每个录音通道的相位延迟可进行精细校准或调整,步长为一个调制器时钟周期,相位误差的周期范围为 1 至 63。模拟和数字麦克风的调制器时钟是独立设置的。对于模拟麦克风,时钟用于 ADC MOD CLK,默认配置中为 3.072MHz(输出数据采样速率为 48kHz 的倍数或约数)或 2.8224MHz(输出数据采样速率为 44.1kHz 的倍数或约数)。为了实现节能,也可以通过使用 ADC_CLK_BY2_MODE (B0_P78_D[7]) 寄存器位将 ADC 调制器时钟降低至 1.536MHz(输出数据采样速率为 48kHz 的倍数或约数)或 1.4112MHz(输出数据采样速率为 44.1kHz 的倍数或约数)。对于许多必须在每个通道之间以高分辨率进行相位匹配的应用(包括由外部元件或麦克风导致的任何通道间相位不匹配),可编程通道相位校准功能非常有用。表 6-14 显示了通道相位校准的可用可编程选项。
| P0_R84_D[7:2]:ADC_CH1_PCAL[5:0] | 输入通道 1 的通道相位校准设置 |
|---|---|
| 00 0000 = 0d(默认值) | 无相位校准 |
| 00 0001 = 1d | 输入通道 1 相位校准延迟设置为一个调制器时钟周期 |
| … | … |
| 11 1111 = 63d | 输入通道 1 相位校准延迟设置为 63 个调制器时钟周期 |
同样,可以使用 ADC_CH2_PCAL (P0_R89_D[7:2]) 寄存器位来配置输入通道 2 的通道相位校准设置。