ZHCSXC5E August 2004 – December 2024 OPA2830
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
图 5-1 D 封装,8 引脚 SOIC 和 DGK 封装(顶视图)| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| VIN1– | 2 | 输入 | 负(反相)输入信号,通道 1 |
| VIN1+ | 3 | 输入 | 正(同相)输入信号,通道 1 |
| VIN2– | 6 | 输入 | 负(反相)输入信号,通道 2 |
| VIN2+ | 5 | 输入 | 正(同相)输入信号,通道 2 |
| VOUT1 | 1 | 输出 | 输出,通道 1 |
| VOUT2 | 7 | 输出 | 输出,通道 2 |
| VS– | 4 | — | 负(最低)电源 |
| VS+ | 8 | — | 正(最高)电源 |