ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
必须对每个 APLL VCO 进行校准,从而确认 PLL 可以实现锁定并提供出色的相位噪声性能。VCO 校准可确立 VCO 调谐范围内的理想工作点。在器件上电、硬复位或软复位之后的初始 PLL 启动期间,当输入监控器检测到 XO 输入后,会自动执行 VCO 校准。为了确保成功校准和 APLL 锁定,在校准开始之前,XO 时钟的幅度和频率需要保持稳定;否则,校准会失败并会阻止 PLL 锁定和输出时钟启动。在 VCO 校准和 APLL 锁定之前,输出驱动器通常保持在静音状态(可针对每个输出进行配置)以防止杂散输出时钟。
通过主机编程切换 PLL 断电周期(PLLx_PDN 位 = 1 → 0),可以为单个 APLL 手动触发 VCO 校准。通过编程动态更改 APLL N 分频器值(VCO 频率)后,可能需要执行此操作。